動画記憶用大容量メモリに搭載したセルフリフレッシュ回路
スポンサーリンク
概要
- 論文の詳細を見る
今回我々は、動画を記憶する用途に注目し256MbDRAMを開発した。その中で動画記憶時(シリアルアクセス時)にリフレッシュ制御の不要なセルフリフレッシュ回路を搭載したのでその内容について報告する。
- 社団法人電子情報通信学会の論文
- 1994-09-26
著者
-
赤松 寛範
松下電器産業(株)半導体社システムLSI事業本部
-
赤松 寛範
松下電器産業(株)半導体先行開発センター
-
赤松 寛範
松下電器産業
-
小谷 久和
松下電器(株) 半導体研究センター
-
藤田 勉
松下電器産業(株) 半導体研究センター
-
小谷 久和
松下電器産業(株) 半導体研究センター
-
藤田 勉
松下電器産業半導体研究センター
関連論文
- 同時R/W課題への耐性を有する階層型レプリカビット線技術を用いた45nm2ポート8T-SRAM(メモリ,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 同時R/W課題への耐性を有する階層型レプリカビット線技術を用いた45nm2ポート8T-SRAM(メモリ, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- プロセスばらつきや温度耐性を向上した45nm SoC向け混載SRAM(低電圧/低消費電力技術,新デバイス・回路とその応用)
- リード/ライト同時ディスターブ・アクセスに対して安定なSRAMセル設計手法(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 高速インターフェイス用低消費電力同相電位発生回路の提案
- 低電圧動作高速シリアルインタフェース用ドライバ回路
- 0.5V単一電源動作を実現するための回路技術
- 0.5V単一電源動作を実現するための回路技術
- 0.5V単一電源動作を実現するための回路技術
- ED積を用いたGate-Over-diving CMOS Architectureの評価
- 間欠的電源接続方式による1V動作のMTCMOSデータ保持回路
- 0.8V/100MHz動作を実現するための低消費電力SRAMセルアーキテクチャーの提案
- ローカルデータバスに適した電荷再利用型バスアーキテクチャーの提案
- 動画記憶用大容量メモリに搭載したセルフリフレッシュ回路
- 超低消費電力で大容量転送レートを実現するULSIのための電荷再利用型バスアーキテクチャーの提案
- 動画記憶に適した100MHzシリアル入出力ポートを有する256Mb DRAM
- 8.8Mビットの画像専用メモリを試作,1024×1128画素×8ビットのデ-タを1チップに収める (専用DRAM,標準品を巻き込む大きな流れに)
- 高速低消費電流(10GB/s
- プロセスばらつきや温度耐性を向上した45nm SoC向け混載SRAM(低電圧/低消費電力技術,新デバイス・回路とその応用)
- リード/ライト同時ディスターブ・アクセスに対して安定なSRAMセル設計手法(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 高速低消費電力SDRAM用容量結合型メモリバス方式
- ブロックアクセスモード搭載200MHz16MbitシンクロナスDRAMの回路技術
- 高速・低電圧16M CMOS DRAM
- 16MbitDRAMにおけるメモリセルリーク電流の評価