大和田 保 | 富士通株式会社
スポンサーリンク
概要
関連著者
-
山本 智彦
富士通株式会社
-
金 永ソク
(株)富士通研究所
-
島宗 洋介
(株)富士通研究所
-
早見 由香
(株)富士通研究所
-
助川 和雄
(株)富士通研究所
-
杉井 寿博
(株)富士通研究所
-
池田 和人
富士通研究所
-
池田 和人
(株)半導体先端テクノロジーズ(selete)
-
杉井 寿博
富士通マイクロエレクトロニクス株式会社
-
池田 圭司
(株)富士通研究所
-
宮下 俊彦
(株)富士通研究所
-
金永 ソク
(株)富士通研究所
-
山本 知成
(株)富士通研究所
-
三本杉 安弘
(株)富士通研究所
-
落水 洋聡
(株)富士通研究所
-
迫田 恒久
(株)富士通研究所
-
南方 浩志
(株)富士通研究所
-
大越 克明
富士通株式会社
-
福田 真大
富士通株式会社
-
岡部 堅一
富士通株式会社
-
久保 智裕
富士通株式会社
-
田島 貢
富士通株式会社
-
大和田 保
富士通株式会社
-
森 年史
富士通株式会社
-
筑根 敦弘
(株)富士通研究所
-
池田 和人
(株)富士通研究所
-
加勢 正隆
富士通株式会社
-
加瀬 正隆
富士通
-
杉井 寿博
富士通マイクロエレクトロニクス
-
筑根 敦弘
(株)富士通
-
助川 和雄
富士通株式会社
-
池田 圭司
半導体miraiプロジェクト 技術研究組合 超先端電子技術開発機構(mirai-aset)
著作論文
- トランジスタ領域毎に最適化された複数歪技術を用いる45nm高性能・低リークバルクロジックプラットフォーム技術(IEDM(先端CMOSデバイス・プロセス技術))
- トランジスタ領域毎に最適化された複数歪技術を用いる45nmノード高性能・低リークバルクロジックプラットフォーム技術