Effects of corner angle of trapezoidal and triangular channel cross-sections on electrical performance of silicon nanowire field-effect transistors with semi gate-around structure
スポンサーリンク
概要
- 論文の詳細を見る
Structural effects, especially corner angle of upper-corners of trapezoidal and rectangular, and triangular cross-sectional shapes of silicon nanowire field-effect transistors on effective carrier mobility and normalized inversion charge density have been investigated. 〈1 0 0〉-directed silicon nanowire field-effect transistors with semi-gate around structure fabricated on (1 0 0)-oriented silicon-on-insulator wafers were evaluated. As the upper-corner angle decreased from obtuse to acute angle, we observed an increased amount of inversion charge using split-CV measurement. On the other hand, the effective carrier mobility dependence on the upper-corner angle seems to have an optimized point near 100° at 296 K. Although normalized inversion charge density was the largest with acute angles, effective carrier mobility with acute upper-corner angle was severely degraded. Considering the intrinsic delay time of SiNW FET, SiNW FETs with trapezoidal cross-section with upper-corner angle of 100° is more suitable in this work to achieve high electrical performance. We believe these findings could represent guidelines for the design of high-performance SiNW FETs.
著者
関連論文
- 金属電極/high-k絶縁膜キャパシタのフラットバンド電圧特性に与える仕事関数変調及び熱処理の影響(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- 金属/Hf系高誘電率絶縁膜界面の統一理論 : ゲート金属の設計指針(先端CMOSデバイス・プロセス技術)
- Ru-Mo合金を用いた金属/high-k 絶縁膜ゲートスタックの実効仕事関数制御
- キャリア移動度評価によるシリコンナノワイヤトランジスタの電気特性解析(ゲート絶縁薄膜、容量膜、機能膜及びメモリ技術)
- 金属/high-k絶縁膜構造トランジスタにおいて金属結晶が閾値電圧ばらつきに及ぼす影響とその抑制(IEDM特集(先端CMOSデバイス・プロセス技術))
- 30aRD-2 バイアス電圧印加硬X線光電子分光法による界面電子状態の高感度観測(30aRD 表面界面電子物性,領域9(表面・界面,結晶成長))
- 25pTD-2 硬X線光電子分光法によるゲートスタック構造内のポテンシャル分布の直接観測(表面界面電子物性,領域9,表面・界面,結晶成長)
- Systematic studies on Fermi level pining of Hf-based high-k gate stacks
- Guiding Principle of Energy Level Controllability of Silicon Dangling Bond in HfSiON
- Wide Controllability of Flatband Voltage in La_2O_3 Gate Stack Structures : Remarkable Advantages of La_2O_3 over HfO_2
- Structural advantages of rectangular-like channel cross-section on electrical characteristics of silicon nanowire field-effect transistors
- Extraction of additional interfacial states of silicon nanowire field-effect transistors
- Siナノワイヤー、ナノレイヤの発光と界面 (シリコン材料・デバイス)
- ドーピングによるシリサイドの仕事関数の変調 : シリサイドの物理に基づく理論(IEDM特集(先端CMOSデバイス・プロセス技術))
- 25pHD-9 低温におけるSiナノワイヤーの発光特性(25pHD 磁性半導体・量子井戸・超格子,領域4(半導体,メゾスコピック系・局在))
- Effects of corner angle of trapezoidal and triangular channel cross-sections on electrical performance of silicon nanowire field-effect transistors with semi gate-around structure
- 22aTM-8 シリコンナノレイヤー中電子正孔液滴発光の膜厚依存性(22aTM 量子井戸・超格子・光応答,領域4(半導体,メゾスコピック系・局在))
- Siナノワイヤー、ナノレイヤの発光と界面(ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- Electrical characteristics of asymmetrical silicon nanowire field-effect transistors
- 非対称ホーン形状チャネルにおける電流密度の向上 : EMC-MDシミュレーションによる検討(プロセス・デバイス・回路シミュレーション及び一般)
- 立体構造シリコン中の熱輸送に関する分子動力学シミュレーション (シリコン材料・デバイス)
- 非対称ホーン形状チャネルにおける電流密度の向上 : EMC-MDシミュレーションによる検討
- 26pCJ-6 Siナノレイヤーの発光寿命の膜厚依存性(26pCJ 量子井戸・超格子・光応答,領域4(半導体,メゾスコピック系・局在))
- 立体構造シリコン中の熱輸送に関する分子動力学シミュレーション(プロセス・デバイス・回路シミュレーション及び一般)
- 高周波帯域雑音計測プローブによるMOSFETの時間揺らぎ特性評価 : 1/f(低周波)から熱雑音(100MHz超)まで(プロセス・デバイス・回路シミュレーション及び一般)
- MOSFETの雑音特性を計測する新手法を開発
- Photoluminescence characterization in silicon nanowire fabricated by thermal oxidation of nano-scale Si fin structure
- Impact of Random Telegraph Noise Profiles on Drain-Current Fluctuation During Dynamic Gate Bias
- 25pDD-3 Siナノレイヤー中電子正孔凝縮状態の膜厚依存性(量子井戸・光応答,領域4(半導体,メゾスコピック系・局在))