インプリサイス計算モデルにおける温度を考慮した動的電圧周波数制御の実機評価
スポンサーリンク
概要
- 論文の詳細を見る
マイクロプロセッサの高密度化にともない,上昇するプロセッサ温度の制御がより重要な課題となっている.消費電力を削減することでプロセッサの過度な温度上昇を防ぐ手法としてTemperature-Aware Dynamic Voltage and Frequency Scaling(TA-DVFS)が提案されている.本研究では,タスクを必須部分と付加部分に分割するインプリサイス計算モデルをTA-DVFSに適用することで,プロセッサ温度の上昇を防ぎつつ残ったプロセッサの余裕時間を活用してタスクの実行結果の品質を向上させる.TA-DVFSによりタスクの実行時間が増加しても,付加部分の処理を中断することでリアルタイム性を維持する.実機評価により,実際にTA-DVFSにインプリサイス計算モデルを適用した際の温度変化および実行結果の品質向上の傾向を調査した.また,得られた評価結果から消費電力とタスクの実行結果の品質の間にあるトレードオフを調査した.
- 2014-08-15
著者
-
千代 浩之
慶應義塾大学
-
山崎 信行
慶應義塾大学理工学部
-
松谷 宏紀
慶應義塾大学
-
山? 信行
慶應義塾大学
-
山崎 信行
慶應義塾大学 理工学研究科開放環境科学専攻
-
上田 陸平
慶應義塾大学大学院理工学研究科
-
上田 陸平
慶應義塾大学 理工学部情報工学科
-
高須 雅義
慶應義塾大学理工学部
-
溝谷 圭悟
慶應義塾大学大学院理工学研究科
-
高須 雅義
慶應義塾大学大学院理工学研究科
関連論文
- 低エネルギーを目的とした大規模リコンフィギャラブルプロセッサアレイSMAの予備評価(リコンフィギャラブルアーキテクチャ,デザインガイア2008-VLSI設計の新しい大地)
- RTミドルウェア用の優先度によるオブジェクト管理機構(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- マルチパスイーサネットにおける省電力On/Offリンクアクティベーション法(インターコネクト/MPI通信ライブラリ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御 (ディペンダブルコンピューティング)
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御 (コンピュータシステム)
- 動的再構成可能プロセッサを用いたIPsec向け暗号処理アクセラレータの設計と実装(コンピュータシステム)
- 動的再構成可能プロセッサを用いた組み込み向け複数暗号処理エンジンの実装(セキュリティ・暗号1, 組込技術とネットワークに関するワークショップ)
- 組み込み機器向けMobile IPv6プロファイル(無線・モバイルネットワーク)
- 優先度付きSMT Processorにおける準固定優先度スケジューリング
- SMT/CMP向け固定優先度スケジューリング用動的電圧周波数制御の提案とRMT Processorを用いた実機評価
- 動的再構成可能プロセッサを用いた組み込み向け複数暗号処理エンジンの実装(セキュリティ・暗号1, 組込技術とネットワークに関するワークショップ)
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- パイプラインステージ統合による省電力・可変パイプラインルータに関する研究
- 低遅延オンチップネットワークのための予測ルータの評価
- マルチパスイーサネットにおける省電力On/Offリンクアクティベーション法(インターコネクト/MPI通信ライブラリ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- ツリー型オンチップネットワークにおける適応的アクティベーション制御
- 予測機構を持つルータを用いた低遅延チップ内ネットワークに関する研究
- チャネルの動的On/Off制御のための先読みルータアーキテクチャ(ARC-8:低消費電力制御,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- チップ内ネットワーク向け軽量な耐故障機構(ネットワークとシミュレーション技術,コンピュータシステムのインタコネクト技術及び一般)
- オンチップルータにおける仮想チャネル単位の走行時パワーゲーティング(予測及び通信機構)
- Look-Aheadルーティングを用いたオンチップルータの動的パワーシャットダウン(ARC-8 : 通信,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- マルチキャストコンフィギュレーションのスケジューリングアルゴリズム(FPGAとその応用及び一般)
- 動的リコンフィギャラブルプロセッサMuCCRAの実装(FPGAとその応用及び一般)
- マルチキャストコンフィギュレーションのスケジューリングアルゴリズム(FPGAとその応用及び一般)
- 動的リコンフィギャラブルプロセッサMuCCRAの実装(FPGAとその応用及び一般)
- マルチキャストコンフィギュレーションのスケジューリングアルゴリズム(FPGAとその応用及び一般)
- 動的リコンフィギャラブルプロセッサMuCCRAの実装(FPGAとその応用及び一般)
- マルチキャストコンフィギュレーションのスケジューリングアルゴリズム(FPGAとその応用及び一般)
- 動的リコンフィギャラブルプロセッサMuCCRAの実装(FPGAとその応用及び一般)
- ストリームアプリケーションを用いたマルチコアDRPの性能評価(リコンフィギャラブルアーキテクチャI,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- チップ内ネットワークを用いたマルチタスク向けリコンフィギャラブルアーキテクチャの検討(リコンフィギャラブルシステム,一般)
- 非最短経路を用いたチップ内ネットワーク向け経路設定手法(マイクロアーキテクチャ)
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Linuxカーネル用リアルタイムスケジューリングモジュール
- Rate Monotonicに基づくマルチプロセッサ用リアルタイムスケジューリング
- RTミドルウェア用の優先度によるオブジェクト管理機構(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- RTミドルウェア用の優先度によるオブジェクト管理機構(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- RTミドルウェア用の優先度によるオブジェクト管理機構(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- 5L-3 Rate Monotonicに基づく拡張インプリサイス計算モデル用リアルタイムスケジューリング(組込みOS,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装 (ディペンダブルコンピューティング)
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装 (コンピュータシステム)
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装
- Rate Monotonicに基づく拡張インプリサイスタスク用リアルタイムスケジューリング
- Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
- Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
- Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
- Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
- 2P1-A19 RTミドルウェアのリアルタイム拡張
- マルチスレッドプロセッサ向け組込みJava VMの実装
- Responsive Linkを用いた分散リアルタイムシステムにおけるルーティング手法
- マルチスレッドプロセッサ向け組込みJava VMの実装
- Responsive Linkを用いた分散リアルタイムシステムにおけるルーティング手法
- ヘテロジニアスなマルチコアプロセッサ向けI/O制御機構の設計と実装
- ヘテロジニアスなマルチコアプロセッサ向け分散TLB機構の設計と実装
- ヘテロジニアスなマルチコアプロセッサ向けI/O制御機構の設計と実装
- ヘテロジニアスなマルチコアプロセッサ向け分散TLB機構の設計と実装
- Responsive Linkを用いた分散リアルタイムシステムにおけるルーティング手法 (コンピュータシステム・組込み技術とネットワークに関するワークショップETNET2012)
- Responsive Linkを用いた分散リアルタイムシステムにおけるルーティング手法 (ディペンダブルコンピューティング・組込み技術とネットワークに関するワークショップETNET2012)
- 優先度逆転問題を軽減する優先度付きオンチップネットワークルータ(理論とアルゴリズム,デザインガイア2011-VLSI設計の新しい大地-)
- トラフィック解析によるオンチップルータのバンド幅制御(ネットワーク応用,FPGA応用及び一般)
- トラフィック解析によるオンチップルータのバンド幅制御(ネットワーク応用,FPGA応用及び一般)
- トラフィック解析によるオンチップルータのバンド幅制御(ネットワーク応用,FPGA応用及び一般)
- ITRON仕様OSのマルチスレッドプロセッサ拡張(再構成処理とリアルタイム処理,FPGA応用及び一般)
- ITRON仕様OSのマルチスレッドプロセッサ拡張(再構成処理とリアルタイム処理,FPGA応用及び一般)
- ITRON仕様OSのマルチスレッドプロセッサ拡張(再構成処理とリアルタイム処理,FPGA応用及び一般)
- Responsive Linkを用いた分散リアルタイムシステム向け高信頼な通信機構の設計と実装
- 予測を用いたNoC向け混雑回避機構 (コンピューティングシステム Vol.5 No.3)
- ITRON仕様OSのマルチスレッドプロセッサ拡張
- ITRON仕様OSのマルチスレッドプロセッサ拡張
- ITRON仕様OSのマルチスレッドプロセッサ拡張
- マルチスレッドプロセッサ向け組込みJava VMの実装(設計ツールとフレームワーク,組込み技術とネットワークに関するワークショップETNET2012)
- マルチスレッドプロセッサ向け組込みJava VMの実装(設計ツールとフレームワーク,組込み技術とネットワークに関するワークショップETNET2012)
- インプリサイス計算モデルにおける温度を考慮したDVFS制御
- インプリサイス計算モデルにおける温度を考慮したDVFS制御
- Responsive Linkにおける伝送路符号化方式の動的切替手法
- Responsive Linkにおける伝送路符号化方式の動的切替手法
- ヘテロジニアスなマルチコアプロセッサ向け分散TLB機構の設計と実装(GPUとマルチコア,組込み技術とネットワークに関するワークショップETNET2012)
- Responsive Linkを用いた分散リアルタイムシステムにおけるルーティング手法(組込みアーキテクチャ,組込み技術とネットワークに関するワークショップETNET2012)
- ITRON仕様OSのRMT Processor向け実装
- 優先度逆転を低減させる優先度付きオンチップネットワーク向けルータアーキテクチャ
- インプリサイズ計算モデルにおける温度を考慮したDVFS制御(省電力化機構,組込み技術とネットワークに関するワークショップETNET2013)
- Responsive Linkにおける伝送路符号化方式の動的切替手法(管理機構,組込み技術とネットワークに関するワークショップETNET2013)
- インプリサイズ計算モデルにおける温度を考慮したDVFS制御(省電力化機構,組込み技術とネットワークに関するワークショップETNET2013)
- 分散リアルタイムシステムにおける消費電力量を抑えるパケット転送手法(計算機システム, FPGA応用及び一般)
- 分散リアルタイムシステムにおける消費電力量を抑えるパケット転送手法(計算機システム, FPGA応用及び一般)
- Responsive Linkにおける伝送路符号化方式の動的切替手法(管理機構,組込み技術とネットワークに関するワークショップETNET2013)
- 分散リアルタイムシステムにおける消費電力量を抑えるパケット転送手法(計算機システム, FPGA応用及び一般)
- インプリサイス計算モデルにおける温度を考慮した動的電圧周波数制御の実機評価
- マルチスレッドプロセッサ向け組込み Java VM の実装