貫通シリコンビアとアクティブインタポーザを用いた4096 bit幅100 GByte/秒ワイドI/Oの設計と診断(低電圧/低消費電力技術,新デバイス・回路とその応用)
スポンサーリンク
概要
- 論文の詳細を見る
貫通シリコンビア(TSV)技術によりメモリチップ、インタポーザチップ、およびロジックチップの三層積層構造による4096 bit幅の超ワイドI/Oバス実証デバイスを設計・試作し、ロジックチップとメモリチップ間で100 GByte/秒のデータ転送を0.56 pJ/bitの消費エネルギーで実現した。また、インタポーザチップには、TSVバスを通過する信号や電源ネットワークの波形を三次元積層チップの内部でその場観測するためのオンチップモニタを搭載した。超ワイドバスの最高データ転送レートにおいて、アイ開口は十分に広く、また電源ノイズも良く抑制されていることを確認するとともに、三次元積層チップにおける信号や電源の完全性診断に有効であることを示した。
- 一般社団法人電子情報通信学会の論文
- 2013-07-25
著者
関連論文
- 90nm CMOS差動対トランジスタのVthとAC応答のその場評価 (情報センシング)
- マイクロプロセッサにおける基板ノイズの評価と解析(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 1GHzデジタル回路の基板雑音評価(VLSI一般(ISSCC2005特集))
- オンチップモニタを用いたSoC電源供給系の診断法(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 90nm CMOS差動対トランジスタのV_とAC応答のその場評価(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- デジタルLSIにおける電源ノイズと動作不良の解析手法(学生・若手研究会)
- 携帯機器向け625Mbps/3mW/1.5V電流モード通信回路(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- アナログ基本回路の基板雑音感度に関する考察 (集積回路)
- LSI電源雑音の研究
- LSIのノイズ問題 : アプローチとチャレンジ(システム設計及び一般)
- LSIのノイズ問題 : アプローチとチャレンジ(システム設計及び一般)
- オンチップモニタ技術と電源インテグリティ評価(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- オンチップモニタ技術と電源インテグリティ評価(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- デジタルLSI電源ノイズのオンチップ観測とシミュレーション技術(平成21年度技術賞受賞講演)
- 超多重RFIDシステム設計のためのミックストシグナル・シミュレーション手法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 超多重RFIDシステム設計のためのミックストシグナル・シミュレーション手法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 超多重RFIDシステム設計のためのミックストシグナル・シミュレーション手法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 基板クロストーク対策のためのガードリング構造の等価回路モデル化手法(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 基板クロストーク対策のためのガードリング構造の等価回路モデル化手法(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
- CMOSミックストシグナル/RF回路における基板結合対策(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- CMOSミックストシグナル/RF回路における基板結合対策(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- SoCの電源雑音向け微細埋め込み型連続時間雑音検出手法(アナログ,パワーインテグリティ,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- SoCの電源雑音向け微細埋め込み型連続時間雑音検出手法(アナログ,パワーインテグリティ, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 90nm CMOS差動対トランジスタのV_とAC応答のその場評価(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- オンチップモニタを用いたSoC電源供給系の診断法(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- BI-2-4 LSIのEMCマクロモデルと回路基板設計への適用(BI-2.EMC設計のためのLSIマクロモデリング,依頼シンポジウム,ソサイエティ企画)
- C-12-36 プロセッサ動作エラー検出のための命令レベルプログラミング手法(C-12.集積回路,一般セッション)
- CMOSデジタルLSIにおける電源雑音の周波数成分評価(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地-)
- CMOSデジタルLSIにおける電源雑音の周波数成分評価(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地)
- サブ100nmデジタルシグナルインテグリティのためのオンチップモニタ(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
- サブ100nmデジタルシグナルインテグリティのためのオンチップモニタ(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 電源雑音とプロセッサ動作エラーのオンチップ評価技術(若手研究会)
- 容量充電モデルによるプロセッサ電源雑音解析の高速化手法(電源ノイズ,デザインガイア2008-VLSI設計の新しい大地)
- 容量充電モデルによるプロセッサ電源雑音解析の高速化手法(電源ノイズ,デザインガイア2008-VLSI設計の新しい大地)
- C-12-37 サブ100-nmデジタル回路におけるダイナミック電源雑音を考慮した信号遅延変動の評価と解析(C-12.集積回路,一般セッション)
- SRAMコアにおけるオンチップ電源雑音の発生と注入の評価(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地-)
- SRAMコアにおけるオンチップ電源雑音の発生と注入の評価(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地)
- アナログ基本回路の基板雑音感度に関する考察(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地-)
- アナログ基本回路の基板雑音感度に関する考察(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地)
- アナログ基本回路の基板雑音感度に関する考察 (電子部品・材料)
- CMOSアナログ回路における基板ノイズ応答の解析(若手研究会)
- 非対称な信号遷移を用いた高速ダイナミック回路の論理合成手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 非対称な信号遷移を用いた高速ダイナミック回路の論理合成手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 非対称な信号遷移を用いた高速ダイナミック回路の論理合成手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 非対称な信号遷移を用いた高速ダイナミック回路の論理合成手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
- C-12-38 LSIチップ電源配線網の等価回路表現と評価(C-12.集積回路,一般セッション)
- VLSIチップの電源電流シミュレーション
- CT-2-5 CMOSデジタル回路における動的ノイズ(CT-2.電子デバイスおよび集積システムにおける雑音の解析・抑制・応用に関する最先端技術-,チュートリアルセッション,ソサイエティ企画)
- ACS-1-8 高分解能オンチップモニタシステムを用いたミックストシグナルSoCの診断技術(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-5 差動対トランジスタにおける基板ノイズ応答のオンチップ評価と解析(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-8 高分解能オンチップモニタシステムを用いたミックストシグナルSoCの診断技術(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-5 差動対トランジスタにおける基板ノイズ応答のオンチップ評価と解析(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- アナログ基本回路における基板雑音感度の解析法 (情報センシング)
- アナログ基本回路における基板雑音感度の解析法 (集積回路)
- アナログ基本回路の基板雑音感度に関する考察
- C-12-43 デジタルLSIのオンチップ電源ノイズ測定とPDNインピーダンスモデリング(回路ノイズ、センサ,C-12.集積回路,一般セッション)
- C-12-42 デジタルLSIのオンボード電流ノイズおよびPDNインピーダンスの測定評価(回路ノイズ、センサ,C-12.集積回路,一般セッション)
- アナログ基本回路における基板雑音感度の解析法(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-12-2 オンチップ電源ノイズ離散化手法とRF直接電力注入によるSRAMのイミュニティ評価への応用(C-12.集積回路,一般セッション)
- オンチップ診断機構とDPIを用いたSRAMコアのイミュニティ評価(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- デジタルLSIにおけるオンチップ・オンボード電源雑音の評価・協調解析手法(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- オンチップ診断機構とDPIを用いたSRAMコアのイミュニティ評価(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- デジタルLSIにおけるオンチップ・オンボード電源雑音の評価・協調解析手法(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- C-12-29 差動増幅回路における基板雑音感度の評価(C-12.集積回路,一般セッション)
- VLSIチップの電源ノイズ : シリコン基板から電磁環境まで(招待講演,学生・若手技術者育成のための研究会)
- オンチップ診断機構とDPIを用いたSRAMコアのイミュニティ評価
- デジタルLSIにおけるオンチップ・オンボード電源雑音の評価・協調解析手法
- オンチップ診断機構とDPIを用いたSRAMコアのイミュニティ評価
- デジタルLSIにおけるオンチップ・オンボード電源雑音の評価・協調解析手法
- VLSIチップの電源ノイズ : シリコン基板から電磁環境まで
- デジタルLSIの電源ノイズに関するオンボードおよびオンチップ測定の統合評価(EMC,一般)
- VLSIチップの電源電流シミュレーション
- デジタルLSIにおけるLSIチップ・パッケージ・ボードを統合した電源雑音協調評価(ノイズ解析,デザインガイア2012-VLSI設計の新しい大地-)
- デジタルLSIにおけるLSIチップ・パッケージ・ボードを統合した電源雑音協調評価(ノイズ解析,デザインガイア2012-VLSI設計の新しい大地-)
- LTE級RFICにおける新しい帯域内スプリアス抑制法の提案 : バックエンドプロセスによる磁性薄膜集積化(放送,EMC,一般)
- BI-1-4 サイドチャネル情報のチップレベル・シミュレーションと測定評価(BI-1.安全・安心な情報通信会社を実現する電磁情報セキュリティ評価・対策技術,依頼シンポジウム,ソサエティ企画)
- C-12-52 バッテリー駆動型オンチップ電源雑音モニタシステムの構築(C-12.集積回路)
- C-12-9 SRAMのAC電源変動に対する不良応答と素子ばらつきの影響(C-12.集積回路)
- C-12-69 オンチップ波形モニタ回路における可変スロープ・可変オフセット電圧発生回路の改良(C-12.集積回路)
- C-12-20 RF基板結合評価のためのマルチトーンノイズ発生回路(C-12.集積回路)
- 磁性体とICチップレべルEMC(EMC一般,マイクロ波,電磁界解析)
- 貫通シリコンビアとアクティブインタポーザを用いた4096 bit幅100 GByte/秒ワイドI/Oの設計と診断(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 貫通シリコンビアとアクティブインタポーザを用いた4096 bit幅100 GByte/秒ワイドI/Oの設計と診断(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 磁性体とICチップレベルEMC(EMC一般,マイクロ波,電磁界解析)
- 磁性体とICチップレベルEMC(EMC一般,マイクロ波,電磁界解析)
- 動作環境の動的変動を考慮した動作マージン拡大機能を有する自律制御キャッシュ(ポスターセッション,学生・若手研究会)
- デジタルLSIの電源ノイズに関するオンボードおよびオンチップ測定の統合評価