RC-005 A^2LUT : Abridged Adaptive LUT Architecture
スポンサーリンク
概要
- 論文の詳細を見る
- FIT(電子情報通信学会・情報処理学会)運営委員会の論文
- 2011-09-07
著者
-
古賀 正紘
熊本大学大学院自然科学研究科
-
井上 万輝
熊本大学大学院自然科学研究科
-
末吉 敏則
熊本大学
-
尼崎 太樹
熊本大学 大学院 自然科学研究科
-
飯田 全広
熊本大学 大学院 自然科学研究科
-
田浦 健
熊本大学大学院自然科学研究科
-
井上 万輝
熊本大
-
古賀 正紘
熊本大
-
末吉 敏則
熊本大
-
尼崎 太樹
熊本大
-
田浦 健
熊本大
-
飯田 全広
熊本大
関連論文
- 緊密な産学連携に基づく自律的なICT人材育成の実践(情報システム教育コンテスト(3))
- 粒度可変論理セルのコネクションブロック構造と多入力論理実装手法の一検討(リコンフィギャラブルシステム1,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- 粒度可変構造を持つ再構成論理セル向けマッピング手法の一検討(リコンフィギャラブルシステム,一般)
- 今日のLSI設計教育の課題と提言
- FeRAMを用いた不揮発リコンフィギャラブルロジックデバイスの試作(リコンフィギャラブルアーキテクチャ)
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- 粒度可変論理セル向けクラスタ構造の一検討(設計手法)
- 可変構造型並列計算機のメモリ・アーキテクチャ
- 粒度可変論理セルをもつ再構成論理デバイスの設計と試作(バス・配線アーキテクチャ,FPGA応用及び一般)
- 粒度可変論理セルをもつ再構成論理デバイスの設計と試作(バス・配線アーキテクチャー,FPGA応用及び一般)
- 粒度可変論理セルをもつ再構成論理デバイスの設計と試作(バス・配線アーキテクチャ,FPGA応用及び一般)
- 粒度可変論理セル向けローカルインタコネクト構造の提案と評価(チップ間通信,ルーティング,インターコネクト,デザインガイア2008-VLSI設計の新しい大地)
- 粒度可論理セルにおける入力粒度最適化の一検討(リコンフィギャラブルアーキテクチャ)
- 可変構造型並列計算機の通信システム
- 可変構造型並列計算機のPE間メッセージ通信機構
- 可変構造型並列計算機のプロセッサ・ユニット
- 可変構造型並列計算機の並列オペレーティング・システム-プロセス管理の概要
- 可変構造型並列計算機の分散オペレーティング・システムの構想
- 可変構造型並列計算機のメッセージ通信ユニット
- 可変構造型並列計算機のネットワーク・アーキテクチャ
- Implementation of the High-level Parallel Programming Language Nano-2
- ホモジニアスな配線構造によるFPGA設計の容易化 (リコンフィギャラブルシステム)
- 動的再構成デバイス向け配線共有型マルチコンテキスト化手法の一検討
- 動的再構成デバイス向け配線共有型マルチコンテキスト化手法の一検討
- 動的再構成デバイス向け配線共有型マルチコンテキスト化手法の一検討
- FeRAMを用いた不揮発リコンフィギャラブルロジックデバイスの試作
- スイッチブロックのトポロジに着目したFPGAの配線テスト手法(FPGA設計環境とテスト,FPGA応用及び一般)
- シフタ付きスイッチブロックを用いたFPGA配線構造の設計
- スイッチブロックのトポロジに着目したFPGAの配線テスト手法(FPGA設計環境とテスト,FPGA応用及び一般)
- スイッチブロックのトポロジに着目したFPGAの配線テスト手法(FPGA設計環境とテスト,FPGA応用及び一般)
- LUT間の入力共有に基づく小面積論理クラスタ構造の一提案 (リコンフィギャラブルシステム)
- 構成メモリを削減したアダプティブLUTアーキテクチャの提案(リコンフィギャラブルアーキテクチャ)
- ホモジニアスな配線構造によるFPGA設計の容易化(リコンフィギャラブルアーキテクチャ)
- コンフィギャラブル・コンピューティング
- LUT間の入力共有に基づく小面積論理クラスタ構造の一提案(設計技術・アーキテクチャ)
- FPGA配線部のハードエラー検出および再構成による回避手法 (リコンフィギャラブルシステム)
- 少構成メモリ論理セルCOGREを用いた小面積論理クラスタ構造の一提案 (リコンフィギャラブルシステム)
- FPGA配線部のハードエラー検出および再構成による回避手法(リコンフィギャラブル応用)
- 二重冗長ソフトコアプロセッサにおけるソフトエラーの高速復旧技術
- RC-005 A^2LUT : Abridged Adaptive LUT Architecture
- C-031 A Novel Detection and Recovery Techniques for Hard Errors in FPGAs
- システムLSI搭載FPGA-IPコア向け物理故障検出及び回避手法(FIT2012推薦論文,計算機システム)
- 6.4 三次元LSIの課題と高信頼化(第6章:コネクティビティ,ディペンダブルVLSIシステム)
- 少構成メモリ論理セルCOGREを用いた小面積論理クラスタ構造の一提案
- 故障耐性をもつFPGA-IPコアの提案(開発環境と性能評価,リコンフィギャラブルシステム,一般)
- 単一FPGA内における三重冗長モジュールの動的再配置によるハードエラー回避手法
- システムの高信頼化に向けた Supervisor Processor の一検討