LUT間の入力共有に基づく小面積論理クラスタ構造の一提案 (リコンフィギャラブルシステム)
スポンサーリンク
概要
著者
関連論文
-
粒度可変論理セルのコネクションブロック構造と多入力論理実装手法の一検討(リコンフィギャラブルシステム1,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
-
粒度可変論理セル向けクラスタ構造の一検討(設計手法)
-
粒度可変論理セルをもつ再構成論理デバイスの設計と試作(バス・配線アーキテクチャ,FPGA応用及び一般)
-
粒度可変論理セルをもつ再構成論理デバイスの設計と試作(バス・配線アーキテクチャー,FPGA応用及び一般)
-
粒度可変論理セルをもつ再構成論理デバイスの設計と試作(バス・配線アーキテクチャ,FPGA応用及び一般)
-
粒度可変論理セル向けローカルインタコネクト構造の提案と評価(チップ間通信,ルーティング,インターコネクト,デザインガイア2008-VLSI設計の新しい大地)
-
ホモジニアスな配線構造によるFPGA設計の容易化 (リコンフィギャラブルシステム)
-
スイッチブロックのトポロジに着目したFPGAの配線テスト手法(FPGA設計環境とテスト,FPGA応用及び一般)
-
シフタ付きスイッチブロックを用いたFPGA配線構造の設計
-
スイッチブロックのトポロジに着目したFPGAの配線テスト手法(FPGA設計環境とテスト,FPGA応用及び一般)
-
スイッチブロックのトポロジに着目したFPGAの配線テスト手法(FPGA設計環境とテスト,FPGA応用及び一般)
-
LUT間の入力共有に基づく小面積論理クラスタ構造の一提案 (リコンフィギャラブルシステム)
-
ホモジニアスな配線構造によるFPGA設計の容易化(リコンフィギャラブルアーキテクチャ)
-
LUT間の入力共有に基づく小面積論理クラスタ構造の一提案(設計技術・アーキテクチャ)
-
FPGA配線部のハードエラー検出および再構成による回避手法 (リコンフィギャラブルシステム)
-
少構成メモリ論理セルCOGREを用いた小面積論理クラスタ構造の一提案 (リコンフィギャラブルシステム)
-
FPGA配線部のハードエラー検出および再構成による回避手法(リコンフィギャラブル応用)
-
RC-005 A^2LUT : Abridged Adaptive LUT Architecture
-
C-031 A Novel Detection and Recovery Techniques for Hard Errors in FPGAs
-
システムLSI搭載FPGA-IPコア向け物理故障検出及び回避手法(FIT2012推薦論文,計算機システム)
-
少構成メモリ論理セルCOGREを用いた小面積論理クラスタ構造の一提案
-
故障耐性をもつFPGA-IPコアの提案(開発環境と性能評価,リコンフィギャラブルシステム,一般)
もっと見る
閉じる
スポンサーリンク