SIMD型アクセラレータのJPEG2000エンコーダによる性能評価(デバイスアーキテクチャII, リコンフィギャラブルシステム, 一般)
スポンサーリンク
概要
- 論文の詳細を見る
組込みシステムにおけるアプリケーションの高機能化, 複雑化に対しては, 専用ハードウェアやリコンフィギャラブルロジックを用いて組込みプロセッサを補完することが多い.しかし, 専用ハードウェア, リコンフィギャラブルロジックそれぞれに開発コスト, 消費電力, 単価などの固有の問題がある.そこで, これらの問題を解決するハードウェアとして, SIMD (Single Instruction/Multiple Data)型のアクセラレータを考える.組込みシステムのアプリケーションは音声処理や画像処理が多く, これらは並列度を抽出しやすい.したがって, 組込みシステムを補完するハードウェアとして, SIMD型アクセラレータは有望といえる.本稿では画像処理アプリケーションであるJPEG2000エンコーダの処理の一部であるウェーブレット変換を用いて, SIMD型アクセラレータを評価する.SIMD型アクセラレータの動作周波数を100MHzと仮定すると, その結果, Intel Xeon 2.8GHzと比較して演算機能としては57.8倍の性能向上を確認した.
- 社団法人電子情報通信学会の論文
- 2005-05-06
著者
-
中島 雅美
株式会社ルネサステクノロジ システムコア技術統括部
-
久我 守弘
熊本大学工学部
-
中島 雅美
(株)ルネサステクノロジシステムソリューション統括本部
-
飯田 全広
熊本大学工学部数理情報システム工学科
-
末吉 敏則
熊本大学工学部数理情報システム工学科
-
中島 雅美
(株)ルネサステクノロジシステムソリューション統括本部システムコア技術統括部
-
野田 英行
株式会社ルネサステクノロジ
-
瀬上 史明
松下電器産業株式会社
-
瀬上 史明
熊本大学大学院自然科学研究科数理科学・情報システム専攻
-
菰田 康造
熊本大学大学院自然科学研究科数理科学・情報システム専攻
-
菰田 康造
熊本大学大学院自然科学研究科数理科学・情報システム専攻:株式会社ルネサステクノロジ
関連論文
- SoC組込み向け超並列プロセッサMXたよる画像処理・画像認識の実現
- C-12-32 超並列SIMD型演算プロセッサMX-1への暗号化処理の実装(C-12.集積回路,一般セッション)
- CAMを有する超並列SIMD型演算プロセッサによる効果的なAES暗号化処理(超並列SIMDプロセッサ,先端的コンピュータシステム技術及び一般)
- パネル討論 : 大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- パネル討論:大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- マルチマトリックスコア・アーキテクチャによるリアルタイム画像処理SoC(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- マトリクス構造超並列プロセッサの概要と画像処理への適用検討(スマートパーソナルシステム,一般)
- 単純なSIMD演算の組み合せによる高速実数演算の実現(デバイスアーキテクチャII, リコンフィギャラブルシステム, 一般)
- システムレベル設計に向けたFPGA応用教材の開発(FPGAとその応用及び一般)
- 9つのCPUと2つのマトリクスプロセッサを搭載したヘテロジニアス・マルチコアSoCの開発と評価(マルチコア設計開発/性能評価,集積回路とアーキテクチャの協創〜どう繋ぐ?どう使う?マルチコア〜)
- パネル討論 : 大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- マイクロコンピュータと共通のデバッグインタフェースを備えたSoC設計プラットホームの開発(システムLSIのための先進アーキテクチャ論文)
- FPGAプロトタイピングを活用した高性能マイクロコンピュータ"M32R"の開発
- FPGAプロトタイピングを活用した高性能マイクロコンピュータ"M32R"の開発
- FPGAプロトタイピングを活用した高性能マイクロコンピュータ"M32R"の開発
- CAMを有する超並列SIMD型演算プロセッサによる効果的なマルチメディアデータ処理について(超並列SIMDプロセッサ,先端的コンピュータシステム技術及び一般)
- C-12-9 超並列SIMDプロセッサによる暗号化(AES)処理の一手法(C-12.集積回路B(ディジタル),一般講演)
- 9つのCPUと2つのマトリクスプロセッサを搭載したマルチコアSoCの開発(マルチコア,プロセッサ,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 9つのCPUと2つのマトリクスプロセッサを搭載したマルチコアSoCの開発(マルチコア,プロセッサ, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- マトリクス型超並列プロセッサMX-1の応用事例(超並列SIMDプロセッサ,先端的コンピュータシステム技術及び一般)
- 混載DRAM技術を用いてソフトエラー耐性を高めた新規TCAMアーキテクチャ(プロセッサ, DSP, 画像処理技術及び一般)
- MXコアを用いた論理エミュレーションの実現(ハードウェア・アクセラレータ)
- タイムワープ方式の通信遅延に関する性質検討
- 並列離散事象シミュレーション評価環境VPSEとタイムワープ手法の性質検討(並列処理)
- 400GOPS 250mW マトリックス型超並列プロセッサの開発 : モバイル向けSoCにも組込み可能な超高速プロセッサIP(VLSI一般(ISSCC2006特集))
- 粒度可変構造を持つ再構成論理セルを用いた基本演算回路の実装(アーキテクチャI, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- チップ面積及び遅延の削減を目的としたクラスタリングツールの開発(設計手法と高性能化, リコンフィギャラブルシステム, 一般)
- 粒度可変構造を持つ再構成論理セルアーキテクチャの提案(アーキテクチャI, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- パイプラインド階層検索とシフト冗長技術を用いた4.5MbダイナミックTCAMの開発(新メモリ技術,メモリ応用技術,一般)
- リモート・ロジックアナライザの実装と評価(FPGAとその応用及び一般)
- リモート・ロジックアナライザの実装と評価(FPGAとその応用及び一般)
- リモート・ロジックアナライザの実装と評価(FPGAとその応用及び一般)
- リモート・ロジックアナライザの実装と評価(FPGAとその応用及び一般)
- リモート・ロジックアナライザの実装と評価
- リモート・ロジックアナライザの実装と評価
- リモート・ロジックアナライザの実装と評価
- リモート・ロジックアナライザの実装と評価
- 混載DRAM技術を用いてソフトエラー耐性を高めた新規TCAMアーキテクチャ(プロセッサ, DSP, 画像処理技術及び一般)
- 混載DRAM技術を用いてソフトエラー耐性を高めた新規TCAMアーキテクチャ(プロセッサ, DSP, 画像処理技術及び一般)
- 混載DRAM技術を用いてソフトエラー耐性を高めた新規TCAMアーキテクチャ(プロセッサ, DSP, 画像処理技術及び一般)
- システムレベル設計に向けたFPGA応用教材の開発(FPGAとその応用及び一般)
- システムレベル設計に向けたFPGA応用教材の開発(FPGAとその応用及び一般)
- SoC組み込み用途に適したプログラマブルデバイス技術(リコンフィギャラブルシステム, リコンフィギャラブルシステム, 一般)
- マトリックス型超並列SIMDプロセッサのためのデータ変換バスブリッジの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- マトリックス型超並列SIMDプロセッサのためのデータ変換バスブリッジの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- Small-World Network化配線構造の遅延削減効果についての評価(デバイスアーキテクチャI, リコンフィギャラブルシステム, 一般)
- リコンフィギャラブルクラスタコンピューティングに向けたFPGAボードの開発(高速化技法, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- PCクラスタを利用した並列処理環境WinDSE
- 並列プログラミングライブラリPPElibにおける適応型メモリバッファリングの実装と評価(並列処理)
- 同期操作を隠蔽した並列プログラミングライブラリの実装と評価
- 動的リコンフィギャラブルシステムにおける再構成管理機構の開発(ハードウェアマネジメント, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- 機能分割実装による実行時再構成型MPEG-2デコーダの実現可能性(リコンフィギャラブル応用I)
- プロセッサ混載FPGAにおける部分再構成制御機構の開発(デバイスアーキテクチャI)
- 9つのCPUと2つのマトリクスプロセッサを搭載したヘテロジニアス・マルチコアSoCの開発と評価(集積回路とアーキテクチャの協創 : どう繋ぐ?どう使う?マルチコア)
- SIMD型アクセラレータのJPEG2000エンコーダによる性能評価(デバイスアーキテクチャII, リコンフィギャラブルシステム, 一般)
- リモート・ロジックアナライザIPのFPGA実装と評価(システムII)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- FPGA遠隔再構成とリモート・ロジックアナライザ(FPGAとその応用及び一般)
- FPGA遠隔再構成とリモート・ロジックアナライザ(FPGAとその応用及び一般)
- 動的再構成デバイス向け配線共有型マルチコンテキスト化手法の一検討(FPGAとその応用及び一般)
- 動的再構成デバイス向け配線共有型マルチコンテキスト化手法の一検討(FPGAとその応用及び一般)
- 動的再構成デバイス向け配線共有型マルチコンテキスト化手法の一検討(FPGAとその応用及び一般)
- 動的再構成デバイス向け配線共有型マルチコンテキスト化手法の一検討(FPGAとその応用及び一般)
- 自律再構成による低消費エネルギー化手法(デバイスアーキテクチャII)
- FPGA遠隔再構成とリモート・ロジックアナライザ(FPGAとその応用及び一般)
- SA-1-5 ソフトコアプロセッサを用いたFPGAマルチプロセッサの実行可能性について
- KITEマイクロプロセッサによる計算機工学教育支援システム
- 編集にあたって (やわらかいハードウェア)
- リコンフィギャラブル・コンピューティング (やわらかいハードウェア)
- P-12 LEGOマインドストームNXTによる「ものづくり入門実習」((09)ものつくり教育,ポスター発表)
- 4. SoC組込み向け超並列プロセッサMXによる画像処理・画像認識の実現(最先端メディアプロセッサが拓く映像処理)
- リコンフィギャラブル・ロジック向き論理ブロックの提案