リコンフィギャラブル・ロジック向き論理ブロックの提案
スポンサーリンク
概要
- 論文の詳細を見る
リコンフィギャラブル・コンピューティング向きの論理ブロックアーキテクチャを提案する.本論理ブロックは, 回路の構成データの単位であるコンテキストを複数格納するための構成データキャッシュと, マルチコンテキスト化およびクラスタ化の両機能を有するLUT(Look Up Table)を持つ.また, コンテキストをLUTと構成データキャッシュの2階層で管理することで, 実行時再構成や部分再構成の実現が可能である.本稿では, ベンチマーク回路による評価の結果, 動作速度を従来の4入力LUTを用いた論理ブロックと同程度とした場合, 構成データキャッシュに2, 048ビット搭載でき, 実装密度が約3倍に向上することを示す.また, LUTのクラスタ化によって実装効率は約8%改善し, さらにLUTのマルチコンテキスト化によって実装面積および構成データ量が共に最小値を示すことを報告する.
- 一般社団法人情報処理学会の論文
- 2001-11-28
著者
関連論文
- FPGA/CPLDの変遷と最新動向[III] : FPGA向け設計ツール
- スモールワールドネットワーク化配線構造によるFPGAの消費電力削減(リコンフィギャラブルアーキテクチャ)
- 粒度可変論理セルにおける算術演算向け配線アーキテクチャの一検討(バス・配線アーキテクチャ,FPGA応用及び一般)
- 超並列プロセッサコアにおけるPE間データ転送効率の改善
- MXコアにおける部分積剰余を用いたRSA暗号の実装(応用,組込技術とネットワークに関するワークショップETNET2009)
- MXコアにおけるPE粒度変更による実行効率の改善(コンピュータシステム技術,FPGA応用及び一般)
- 実装効率改善へ向けたP同値類に基づくLUTの論理出現率に関する調査(デバイスアーキテクチャ1)
- 配線性とアクティビティを利用する省電力指向クラスタリング手法(研究速報,設計技術,リコンフィギャラブルシステムとその応用論文)
- 配線性を利用する低消費電力指向のクラスタリング及び配置手法(デバイスアーキテクチャ1)
- PCクラスタにおけるアントコロニー最適化法を用いたFPGA配置ツールの並列化
- アントコロニー最適化法の並列化手法および超並列SIMD型プロセッサへの実装
- 超並列SIMD型プロセッサMXコアへのアントコロニー最適化法の実装と評価(超並列SIMDプロセッサ,先端的コンピュータシステム技術及び一般)
- アントコロニー最適化法のMatrix Processing Engineへの実装(アプリケーション高速化,リコンフィギャラブルシステム,一般)
- 粒度可変論理セルのコネクションブロック構造と多入力論理実装手法の一検討(リコンフィギャラブルシステム1,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- スモールワールドネットワーク化配線構造の詳細遅延評価(リコンフィギャラブルデバイス,リコンフィギャラブルシステム,一般)
- Matrix Processing Engineのメディア処理アプリケーションによる性能評価(リコンフィギャラブルシステム,一般)
- 単純なSIMD演算の組み合せによる高速実数演算の実現(デバイスアーキテクチャII, リコンフィギャラブルシステム, 一般)
- システムレベル設計に向けたFPGA応用教材の開発(FPGAとその応用及び一般)
- 5-336 IT時代における情報電気電子系学科での学生実験環境について : 熊本大学工学部情報電気電子工学科での事例紹介(口頭発表論文,(5)実験・実技-XI)
- 粒度可変構造をもつ再構成論理セルアーキテクチャ(ハードウェア,ユビキタス時代の情報基盤技術論文)
- 粒度可変構造論理セル向け算術演算回路の実現(リコンフィギャラブルデバイス,リコンフィギャラブルシステム,一般)
- 粒度可変構造を持つ再構成可能論理セル向けテクノロジマッピング手法(リコンフィギャラブルアーキテクチャII,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- LC_001 入力粒度に依存しない再構成論理セルのフィジビリティスタディ(C分野:ハードウェア)
- FeRAMを用いた不揮発リコンフィギャラブルロジックデバイスの試作(リコンフィギャラブルアーキテクチャ)
- 超並列プロセッサコアにおけるPE間データ転送効率の改善
- 粒度可変論理セルにおける算術演算向け配線アーキテクチャの一検討(バス・配線アーキテクチャ,FPGA応用及び一般)
- 粒度可変論理セルにおける算術演算向け配線アーキテクチャの一検討(バス・配線アーキテクチャ,FPGA応用及び一般)
- 粒度可変論理セルにおける算術演算向け配線アーキテクチャの一検討(バス・配線アーキテクチャ,FPGA応用及び一般)
- 粒度可変論理セル向けクラスタ構造の一検討(設計手法)
- MXコアにおけるPE粒度変更による実行効率の改善(コンピュータシステム技術,FPGA応用及び一般)
- MXコアにおけるPE粒度変更による実行効率の改善(コンピュータシステム技術,FPGA応用及び一般)
- MXコアにおけるPE粒度変更による実行効率の改善(コンピュータシステム技術,FPGA応用及び一般)
- MXコアにおけるMIMD型PE間データ通信の一最適化手法(コンピュータシステムの設計・検証技術及び一般,デザインガイア2008-VLSI設計の新しい大地)
- MXコアのMIMD型PE間データ通信における経路決定手法の提案(設計手法)
- SIMD型プロセッサMXコアにおけるPE間データ通信の高度化(高速データ通信と実装)
- SIMD型プロセッサMXコアにおけるPE間データ通信の高度化(高速データ通信と実装,FPGA応用及び一般)
- SIMD型プロセッサMXコアにおけるPE間データ通信の高度化(高速データ通信と実装,FPGA応用及び一般)
- SIMD型プロセッサMXコアにおけるPE間データ通信の高度化(高速データ通信と実装,FPGA応用及び一般)
- MXコアを用いた論理エミュレーションの実現(ハードウェア・アクセラレータ)
- 粒度可変論理セルをもつ再構成論理デバイスの設計と試作(バス・配線アーキテクチャ,FPGA応用及び一般)
- 粒度可変論理セルをもつ再構成論理デバイスの設計と試作(バス・配線アーキテクチャー,FPGA応用及び一般)
- 粒度可変論理セルをもつ再構成論理デバイスの設計と試作(バス・配線アーキテクチャ,FPGA応用及び一般)
- タイムワープ方式の通信遅延に関する性質検討
- 並列離散事象シミュレーション評価環境VPSEとタイムワープ手法の性質検討(並列処理)
- COGRE : 面積削減を目的とした少構成メモリ論理セルアーキテクチャ(デバイスアーキテクチャ)
- FPGAのチップ面積及び遅延を最適化するクラスタリング手法(設計技術/CAD,リコンフィギャラブルシステム論文)
- 粒度可変構造を持つ再構成論理セルを用いた基本演算回路の実装(アーキテクチャI, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- チップ面積及び遅延の削減を目的としたクラスタリングツールの開発(設計手法と高性能化, リコンフィギャラブルシステム, 一般)
- 粒度可変構造を持つ再構成論理セルアーキテクチャの提案(アーキテクチャI, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- 粒度可変論理セル向けローカルインタコネクト構造の提案と評価(チップ間通信,ルーティング,インターコネクト,デザインガイア2008-VLSI設計の新しい大地)
- 粒度可論理セルにおける入力粒度最適化の一検討(リコンフィギャラブルアーキテクチャ)
- クラスタベースFPGAにおけるスモールワールドネットワーク化配線構造の評価(高速化技術)
- クラスタベースFPGAにおけるスモールワールドネットワーク化配線構造の評価(高速化技術)
- クラスタベースFPGAにおけるスモールワールドネットワーク化配線構造の評価(高速化技術)
- クラスタベースFPGAにおけるスモールワールドネットワーク化配線構造の評価(高速化技術)
- 配線性とアクティビティを利用するFPGAの低消費電力化クラスタリング手法(高信頼化技術・設計技術)
- リモート・ロジックアナライザの実装と評価(FPGAとその応用及び一般)
- リモート・ロジックアナライザの実装と評価(FPGAとその応用及び一般)
- リモート・ロジックアナライザの実装と評価(FPGAとその応用及び一般)
- リモート・ロジックアナライザの実装と評価(FPGAとその応用及び一般)
- リモート・ロジックアナライザの実装と評価
- リモート・ロジックアナライザの実装と評価
- リモート・ロジックアナライザの実装と評価
- リモート・ロジックアナライザの実装と評価
- 超並列SIMD型プロセッサのPE間データ通信における効率化手法の提案(コンピュータシステム技術,先端的コンピュータシステム技術及び一般)
- システムレベル設計に向けたFPGA応用教材の開発(FPGAとその応用及び一般)
- システムレベル設計に向けたFPGA応用教材の開発(FPGAとその応用及び一般)
- SAに基づくFPGA配置アルゴリズムの領域分割による並列化(DRP,FPGA)
- SAに基づくFPGA配置アルゴリズムの領域分割による並列化(DRP,FPGA)
- SAに基づくFPGA配置アルゴリズムの領域分割による並列化(DRP,FPGA,組込技術とネットワークに関するワークショップETNET2007)
- SAに基づくFPGA配置アルゴリズムの領域分割による並列化(DRP,FPGA,組込技術とネットワークに関するワークショップETNET2007)
- MXコアにおける部分積剰余を用いたRSA暗号の実装(応用,組込技術とネットワークに関するワークショップETNET2009)
- MXコアにおける部分積剰余を用いたRSA暗号の実装(応用,組込技術とネットワークに関するワークショップETNET2009)
- Small-World Network化配線構造の遅延削減効果についての評価(デバイスアーキテクチャI, リコンフィギャラブルシステム, 一般)
- リコンフィギャラブルクラスタコンピューティングに向けたFPGAボードの開発(高速化技法, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- MXコアにおける部分積剰余を用いたRSA暗号の実装(応用,組込技術とネットワークに関するワークショップETNET2009)
- PCクラスタを利用した並列処理環境WinDSE
- 並列プログラミングライブラリPPElibにおける適応型メモリバッファリングの実装と評価(並列処理)
- 同期操作を隠蔽した並列プログラミングライブラリの実装と評価
- EXPRESS-1:プロセッサ混載FPGAを用いた動的セルフリコンフィギャラブルシステム(システムアーキテクチャ,リコンフィギャラブルシステム論文)
- 動的リコンフィギャラブルシステムにおける再構成管理機構の開発(ハードウェアマネジメント, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- 機能分割実装による実行時再構成型MPEG-2デコーダの実現可能性(リコンフィギャラブル応用I)
- プロセッサ混載FPGAにおける部分再構成制御機構の開発(デバイスアーキテクチャI)
- MXコアにおけるメディアアプリケーションの実装と評価(ハードウェア・アクセラレータ)
- SIMD型アクセラレータのJPEG2000エンコーダによる性能評価(デバイスアーキテクチャII, リコンフィギャラブルシステム, 一般)
- リモート・ロジックアナライザIPのFPGA実装と評価(システムII)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- FPGA遠隔再構成とリモート・ロジックアナライザ(FPGAとその応用及び一般)
- FPGA遠隔再構成とリモート・ロジックアナライザ(FPGAとその応用及び一般)
- 動的再構成デバイス向け配線共有型マルチコンテキスト化手法の一検討(FPGAとその応用及び一般)
- 動的再構成デバイス向け配線共有型マルチコンテキスト化手法の一検討(FPGAとその応用及び一般)
- 動的再構成デバイス向け配線共有型マルチコンテキスト化手法の一検討(FPGAとその応用及び一般)
- 動的再構成デバイス向け配線共有型マルチコンテキスト化手法の一検討(FPGAとその応用及び一般)
- 自律再構成による低消費エネルギー化手法(デバイスアーキテクチャII)
- FPGA向けクラスタリング及び配置における同時最適化手法の一検討(設計・最適化技術)
- FPGA遠隔再構成とリモート・ロジックアナライザ(FPGAとその応用及び一般)
- SA-1-5 ソフトコアプロセッサを用いたFPGAマルチプロセッサの実行可能性について
- KITEマイクロプロセッサによる計算機工学教育支援システム
- 編集にあたって (やわらかいハードウェア)
- リコンフィギャラブル・コンピューティング (やわらかいハードウェア)
- リコンフィギャラブル・ロジック向き論理ブロックの提案