JBIG対応二値画像CODEC-LSIの開発
スポンサーリンク
概要
- 論文の詳細を見る
JBIG符号化方式は、既存のMH,MR,MMR符号化方式に比べ符号化効率が高く、特にディザや誤差拡散処理を施した疑似中間調での効果は大きい。またディスプレイなどを対象としたソフトコピーを有効に利用するプログレッシプ・ビィルドアップにも対応している。JBIG符号方式を画像の高精細化、OA機器のペーパーレス化、及びマルチメディア時代の要素技術と位置づけ、従来符号化方式であるMH,MR,MMRの各方式と併せLSI化を行った。
- 社団法人電子情報通信学会の論文
- 1995-03-27
著者
-
後藤 源助
株式会社富士通研究所
-
大和田 秀夫
株式会社富士通研究所
-
東 明浩
株式会社富士通研究所
-
田原 法明
株式会社富士通研究所
-
大和田 秀夫
(杜)富士通研究所ngwプロジェクト部
-
東 明浩
富士通
-
後藤 源助
山形大学理工学研究科
関連論文
- 複合ゲ-トアレ-
- 移動度の電界依存性を考慮したMES FETの1次元解析
- 1A-5 FPGAに適した複素乗算器構造の検討および評価(並列処理と動的再構成技術,一般セッション,アーキテクチャ)
- ウェーブパイプラインのための遅延調整手法に関する研究(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 乗算器の回路規模縮小に関する研究(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 乗算器の回野規模縮小に関する研究(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- ビットレベル並列性を利用した演算器の小規模化(プロセッサ, DSP, 画像処理技術及び一般)
- DCT向けプロセッサの構造最適化に関する研究(FPGAとその応用及び一般)
- 可変段数パイプラインを用いた低電力演算器の評価
- システムLSIに輝かしい未来はあるか?
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- JBIG対応二値画像CODEC-LSIの開発
- 乗算器の回路規模縮小に関する研究(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 乗算器の回路規模縮小に関する研究(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- ビットレベル並列性を利用した演算器の小規模化(プロセッサ, DSP, 画像処理技術及び一般)
- ビットレベル並列性を利用した演算器の小規模化(プロセッサ, DSP, 画像処理技術及び一般)
- ビットレベル並列性を利用した演算器の小規模化(プロセッサ, DSP, 画像処理技術及び一般)
- ウェーブパイプラインのための遅延調整手法に関する研究(システムオンシリコン設計技術並びにこれを活用したVLSI)
- ループアドレスレジスタを用いた命令キャッシュ機構
- 地上デジタル放送用電波監視装置の開発
- B-5-212 地上デジタル波監視用 LSI
- 地上デジタル波監視装置用LSIの開発
- 携帯機器向け低消費電力MPEG-4 ASP CODECマクロ
- 16-8 第2世代MUSEデコーダLSIの開発 : 映像
- TA-1-3 IPによる再利用設計の必要性と設計課題
- 1-10 1チップMUSEデコーダの開発
- マスクパタンからの論理回路図復元方法の検討
- マスタスライスのセル自動合成の検討
- 16-9 第2世代MUSEデコーダLSIの開発 : 音声
- 16-7 第2世代MUSEデコーダLSIの開発 : アーキテクチャー
- DCT向けプロセッサの構造最適化に関する研究(FPGAとその応用及び一般)
- DCT向けプロセッサの構造最適化に関する研究(FPGAとその応用及び一般)
- CT-4-3 Mobile WiMAX SoCに関する課題と技術動向(CT-4. 次世代携帯端末を支える技術,チュートリアルセッション,ソサイエティ企画)
- H.264/AVC準拠HDTV対応ビデオコーデックLSI (特集 最新映像符号化H.264/AVC)
- 10-13 ディジタルNTSCエンコーダLSIの開発
- 3次元積層型乗算器の回路分割手法に関する研究(学生・若手研究会)
- FETトリガ方式を用いるガン効果論理素子
- 3次元積層型浮動小数点乗算器の回路分割手法に関する研究(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- 3次元積層型浮動小数点乗算器の回路分割手法に関する研究(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- 3次元積層型浮動小数点乗算器の回路分割手法に関する研究
- 3次元積層型浮動小数点乗算器の回路分割手法に関する研究