スポンサーリンク
東芝研究開発センターlsi基盤技術ラボラトリー | 論文
- hp22 nm Node Low Operating Power(LOP)向けSub-10nmゲートCMOS技術(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 窒素高濃度極薄SiON膜のV_改善メカニズム(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- 微細High-k/メタルゲートデバイスにおけるキャリア移動度とT_スケーリングの関係および22nmノードに向けたデバイス設計ガイドライン(低電圧/低消費電力技術、新デバイス・回路とその応用)
- CNT(カーボンナノチューブ)素子大規模集積化に向けての展望と課題(低電圧/低消費電力技術、新デバイス・回路とその応用)
- 高性能・微細ひずみSOI-MOSFET
- 窒素の強凝集によるSi(100)窒化膜形成機構
- 高窒素濃度SiON膜のNBTI特性とその窒素起因の劣化メカニズム
- 次世代極薄ゲート酸窒化膜形成技術
- 次世代極薄ゲートシリコン酸窒化膜の実現
- hp22 nm Node Low Operating Power(LOP)向けSub-10nmゲートCMOS技術(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 微細High-k/メタルゲートデバイスにおけるキャリア移動度とT_スケーリングの関係および22nmノードに向けたデバイス設計ガイドライン(低電圧/低消費電力技術、新デバイス・回路とその応用)
- 不純物偏析Schottkyソース/ドレインを用いた高性能FinFET(IEDM(先端CMOSデバイス・プロセス技術))
- 不純物偏析 Schottky ソース/ドレインを用いた高性能FinFET
- ポーラスSiへの不純物拡散による発光ダイオード作製及び評価
- ポーラスSiの陽極酸化EL発光評価と微細構造解析
- ポーラスSiへの不純物拡散による発光ダイオード作製及び評価
- ポーラスSiの陽極酸化EL発光評価と微細構造解析
- Si(100)表面初期酸化における層状成長とP_欠陥生成
- LaまたはAl添加によるHfSiON/SiO_2界面のダイポール変調に起因する移動度低下と閾値電圧シフトとの相関関係(レギュラーセッション,ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- 走査型拡がり抵抗顕微鏡(SSRM)を用いたソース・ドレインにおける高分解能イメージング及び高精度プロービング解析(IEDM特集(先端CMOSデバイス・プロセス技術))
スポンサーリンク