VDEC を利用した実践的な半導体・集積回路工学教育の実践
スポンサーリンク
概要
- 論文の詳細を見る
Integrated Circuit Engineering is difficult to learn manufacture process, scaling down device dimensions andhigher device density. These problems are solved by IC layout and IC manufacture. Thus, we decide to use the VDECservice for the problems. The VDEC service provides us IC layout software and IC manufacture. We use VDEC service inorder to educate Operational Amplifier Manufacture Club students. They made several devices and circuits: the typicaltransistor, the resistor, the capacitor, and the Operational Amplifier circuits. It took two months to design IC layout andthree months for its manufacture. The devices and circuits almost work normally. Through these processes, it is confirmedthat IC manufacturing with VDEC is one of the ideal education for Integrated Circuit Engineering.
- 2012-03-00
著者
-
柄澤 孝一
長野工業高等専門学校
-
秋山 正弘
長野工業高等専門学校
-
小林 良太郎
豊橋技術科学大学
-
柄澤 孝一
長野高専
-
小林 良太郎
豊橋技術科学大学情報知能工学系
-
大平 祐介
長野工業高等専門学校情報教育センター
-
大平 祐介
長野工業高等専門学校技術支援部
-
秋山 正弘
長野工業高等専門学校電気電子工学科
-
大平 祐介
長野工業高等専門学校
関連論文
- パイプラインステージ統合をオンチップで制御する低消費電力プロセッサのFPGA実装と評価(低消費電力技術,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- 依存関係に基づくスラックの共有化手法(コンピュータシステム)
- Drowsyキャッシュにおける活性期間の制御手法に関する検討(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- Drowsyキャッシュにおける活性期間の制御手法に関する検討(低消費電力キャッシュ,集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- タスクの予測によりコンテキストスイッチを投機実行する手法に関する検討(並行処理(1))
- 投機的実行の深さに着目した低消費電力化手法(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- パイプラインステージ統合のオンチップ制御機構(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- スラック命令数を増加させるスラック共有化手法(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- 発見的手法に基づくローカル・スラック予測機構(プロセッサアーキテクチャ)
- 命令実行時の振る舞いに着目したローカル・スラック予測(組込技術とネットワークに関するワークショップETNET2006)
- リネーミングされるレジスタ番号の整列によるレジスタ・キャッシュの高精度化手法(メモリシステム,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- クリティカル・パス上の命令に着目したレジスタ・キャッシュの使用法(メモリシステム,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- リネーミングされるレジスタ番号の整列によるレジスタ・キャッシュの高精度化手法(メモリシステム, 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- クリティカル・パス上の命令に着目したレジスタ・キャッシュの使用法(メモリシステム, 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- RFIDを利用したコンクリート品質管理システムの検討(アプリケーション品質,モバイルP2P,ユビキタスネットワーク,アドホックネットワーク,センサネットワーク,一般)
- VT-CMOSキャッシュの性能低下をアドレス予測を用いて低減する先行起動機構(キャッシュ機構)
- 頻出値を利用した物理レジスタの共有化手法(プロセッサアーキテクチャ)
- アモルファスシリコンAPDを用いた広ダイナミックレンジ・イメージセンサ用回路の設計
- アモルファスシリコンAPDを用いた広ダイナミックレンジ・イメージセンサ用回路の設計(イメージセンサのインターフェース回路,アナログ,及び一般)
- マルチコアプロセッサにおけるメモリ依存予測及び同期機構
- 投機的実行の深さに着目した低消費電力化手法(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- パイプラインステージ統合のオンチップ制御機構(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- スラック命令数を増加させるスラック共有化手法(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- 命令実行時の振る舞いに着目したローカル・スラック予測(組込技術とネットワークに関するワークショップETNET2006)
- 命令実行時の振る舞いに着目したローカル・スラック予測(組込技術とネットワークに関するワークショップETNET2006)
- パラメトリック発振現象の電界センサへの応用
- 単一チップ・マルチプロセッサSKYにおける投機的スレッド実行の性能評価(プロセッサ/コンパイラ, FRGAとその応用及び一般)
- 単一チップ・マルチプロセッサSKYにおける投機的スレッド実行の性能評価(プロセッサ/コンパイラ, FRGAとその応用及び一般)
- 単一チップ・マルチプロセッサSKYにおける投機的スレッド実行の性能評価(プロセッサ/コンパイラ, FRGAとその応用及び一般)
- SKYのマルチスレッド・モデルを実現したSMTプロセッサにおける物理レジスタの共有化手法(チップマルチプロセッサ)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 非数値計算プログラムにおけるスレッドレベル並列性の限界 : スレッド間メモリ曖昧性除去技術との関係(プロセッサアーキテクチャ)
- C-004 ライトバックキャッシュにおけるメインメモリアクセスレイテンシの隠蔽(ハードウェア・アーキテクチャ,一般論文)
- 単一チップ・マルチプロセッサSKYにおけるデータフローを考慮したスレッド分割技法(コンパイラ技術)
- C-021 仮想ルータのためのパケット転送高速化機構(ハードウェア・アーキテクチャ,一般論文)
- パルス励振形パラメトリック磁気センサの配電線非破壊探傷への応用
- 公開講座「身の回り品を使った電子回路工作」
- A-1-16 パルス励振形パラメトリック磁気センサ(A-1. 回路とシステム)
- 音響FDTD法演算支援LSIの設計(FPGAとその応用及び一般)
- 音響FDTD法演算支援LSIの設計
- 音響FDTD法演算支援LSIの設計(FPGAとその応用及び一般)
- 音響FDTD法演算支援LSIの設計(FPGAとその応用及び一般)
- 音響FDTD法演算支援LSIの設計(FPGAとその応用及び一般)
- C-2-106 ミアンダコイルを用いた800MHz帯BPFの通過特性に関する基礎的検討(C-2.マイクロ波B(受動デバイス))
- 積層形パラメトリック磁気センサの特性
- パラメトリック磁気再生ヘッドにおける発振条件と性能係数との関係
- パラメトリック磁気再生ヘッドにおける発振条件と性能係数との関係
- パラメトリック再生機構に関する実験的考察 ( 磁性薄膜, 一般)
- パラメトリック磁気記録装置の短時間再生特性
- パラメトリック磁気再生方式による心電図波形の長時間記録短時間再生
- パラメトリック再生ヘッドを用いた低周波用磁気記録再生装置
- C-002 メニーコアにおける柔軟なデータ供給支援の検討と予備評価(ハードウェア・アーキテクチャ,一般論文)
- 磁性薄帯を用いた,低周波用パラメトリック磁気センサ
- 高調波制御フィルタ設計支援ソフトの改良
- 磁性薄帯を用いた低周波用パラメトリック磁気センサ
- 入力インピーダンス調整用スタブを用いたF級電力増幅器用高調波制御フィルタ
- パラメトリック磁気センサの高周波・高感度化に対する一考察
- C-001 コア融合アーキテクチャにおける最適コア割り当ての研究(ハードウェア・アーキテクチャ,一般論文)
- F級電力増幅器用高調波制御フィルタの特性
- USBフラッシュメモリによるアプリケーション・ユビキタス環境の実現
- 予測の容易さに着目して競合の発生を抑制するストライド値予測機構
- 最近の値の局所性に着目した共有化による物理レジスタ削減
- 単一チップマルチプロセッサ・アーキテクチャSKYにおけるメモリ同期機構の評価
- 単一チップマルチプロセッサ・アーキテクチャSKYにおけるスレッド分割技法の評価
- VT-CMOSを用いたデータキャッシュでの性能低下をアドレス予測を用いて低減する手法
- VT-CMOSを用いたデータキャッシュでの性能低下をアドレス予測を用いて低減する手法
- VT-CMOSを用いたデータキャッシュでの性能低下をアドレス予測を用いて低減する手法
- 非数値計算応用向けスレッド・レベル並列処理マルチプロセッサ・アーキテクチャSKY(マルチメディアネットワークシステム)
- B-1-56 2.6GHz帯4層コリニア形平面アンテナ(B-1. アンテナ・伝播B(アンテナ一般),一般セッション)
- C-034 フリップフロップに着目したソフトエラー訂正機構の検討(ハードウェア・アーキテクチャ,一般論文)
- 半導体素子の製作プロセス学習支援
- 仮想計算機のリソース制御によるHTTP-GET Flood攻撃対策(情報ネットワーク)
- C-005 学習テーブルを用いた値予測の効率化(ハードウェア・アーキテクチャ,一般論文)
- 23-8 低電圧動作可能なアバランシェ増倍型光電変換膜の製作(第23部門 イメージセンサII)
- BTB拡張による値予測機構のエネルギー削減
- 予測の容易さに着目して競合の発生を抑制するストライド値予測機構
- VDEC を利用した実践的な半導体・集積回路工学教育の実践
- 「フリーソフト&USB メモリ 活用入門」ー 長野高専情報教育センター 公開講座ー
- B-1-103 920MHz帯コリニア形平面アンテナ(B-1.アンテナ・伝播B(アンテナ一般),一般セッション)
- L-032 複数台のおとりマシンによるHTTP-GET Flood攻撃対策(セキュリティ実装,L分野:ネットワーク・セキュリティ)
- M-006 一時的アクセス権を用いたインターネット予約システムにおけるクライアントのスケジューリング(マルチメディア通信と分散処理,M分野:ユビキタス・モバイルコンピューティング)
- パラメトリック磁気再生ヘッドの等価回路の算出方法
- データの冗長性に着目したキャッシュの回路面積削減
- Unity とタブレットを用いた入門者向けソートアルゴリズム学習教材の開発