レファレンスフィードフォワードアーキテクチャを用いた10-bit 50MS/s 300mW A/Dコンバータ (<特集> アナログ・アナデジLSIおよび一般)
スポンサーリンク
概要
- 論文の詳細を見る
本論文はレファレンスフィードフォワードアーキテクチャを用いたパイプライン構成の10ビット50MS/s 300mW CMOS A/Dコンバータについて述べたものである. 消費電力を削減するためにステージ間の減算回路に従来の高速高利得アンプの代わりに抵抗負荷の低利得差動アンプ(DifAMP)を用いた. 各ステージのレファレンス電圧と減算信号電圧のマッチングはD/Aコンバータ/減算器(DA/subt)と等しい特性をもつレファレンス生成回路(RefGEN)を設けることによって実現した. さらに消費電力を削減するために入力部のサンプル/ホールド(S/H)回路を削除した. ソースフォロワとラッチ回路からなる高速のコンパレータを第1ステージのサブA/Dコンバータに導入することなどで入力信号帯域の劣化を低減した.
- 社団法人電子情報通信学会の論文
- 1996-09-27
著者
-
角 正
三菱電機(株)システムLSI開発研究所
-
熊本 敏夫
株式会社ルネサステクノロジ
-
松本 修
ルネサステクノロジ
-
熊本 敏夫
ルネサステクノロジ
-
三木 隆博
三菱電機株式会社
-
三木 隆博
株式会社ルネサステクノロジ
-
伊藤 正雄
株式会社ルネサステクノロジ
-
松本 修
三菱電機(株)半導体基盤技術統括部
-
熊本 敏夫
三菱電機(株)システムLSI開発研究所
-
伊藤 正雄
三菱電機(株)システムLSI開発研究所
-
奥田 孝
三菱電機(株)システムLSI開発研究所
-
百濃 寛之
三菱電機(株)半導体基盤技術統括部
-
三木 隆博
三菱電機(株)システムLSI開発研究所
-
岡田 圭介
三菱電機(株)システムLSI開発研究所
-
熊本 敏夫
三菱電機(株)システムlsi事業統括部
-
松本 修
三菱電機
-
岡田 圭介
(株)ルネサステクノロジー製品技術本部
関連論文
- 6-3 プログラマブル実時間MPEG2ビデオエンコーダチップセット
- MPEG2対応、5GOPS、マクロブロックレベル画素処理プロセッサ
- [招待論文] CGに適した機能を有する 286MHz、64ビット浮動小数点乗算器
- [招待論文] 高速浮動小数点加算器のための桁落ちシフト量予測回路の提案
- [招待論文] 新しいキャリーセレクト方式(MCS)を使った64ビットキャリールックアヘッドCMOS加算器
- 回路定数最適化システムを用いた11bit 160MS/s 1.35V 10mW D/Aコンバータ
- アクティブボディ効果を利用した低電源電圧動作可能なSOI CMOS低雑音増幅器
- LC移相器を用いた2V動作可能な1.9GHz Siダウンミキサ回路
- 19GHz Si低歪みダウンミキサ回路
- 90nmCMOSプロセスを用いた6bit3.5GS/s0.9V90mWフラッシュA/Dコンバータ(アナログ・デジアナ・センサ,通信用LSI)
- レファレンスフィードフォワードアーキテクチャを用いた10-bit 50MS/s 300mW A/Dコンバータ ( アナログ・アナデジLSIおよび一般)
- 遅延駆動手法を用いた350MS/s 3.3V 8bit CMOS D/Aコンバータ
- システムVLSI搭載用10bit, 20MS/s, 3V単一電源CMOS A/Dコンバータ
- 差動電圧/ディジタル変換回路を用いた10-bit 50MS/s 800mW A/Dコンバータ
- 1.8V動作Bluetooth用RF-CMOSトランシーバ
- A-1-14 低電圧動作可能なチャネル選択フィルタを用いて実現した1.8V動作RFCMOSトランシーバLSI
- 2.4GHz帯1.8V動作のCMOS RFフロントエンドICの試作
- C-12-25 CMOSインバータ遅延回路を用いた低消費電流GFSK復調回路
- 広帯域復調回路を用いたBluetooth用24GHz帯RFトランシーバLSI (「VLSI一般」)
- C-12-28 入力周波数レンジを改善した低IF方式用GFSK復調回路
- LC移相器を用いた2V動作可能な1.9GHz Siダウンミキサ回路
- LC移相器を用いた2V動作可能な1.9GHz Siダウンミキサ回路
- MOSFETフリッカ雑音のばらつきのバイアス依存性
- MOSFETフリッカ雑音のばらつきのバイアス依存性
- 10-bit A/Dコンバータを内蔵したアナ/デシ混在LSIのアナログIDDQテスト方法
- クロックサンプリング法を用いた200MHz Bit/Frame同期回路
- MPEG2準拠画像符号化チップセットを用いた実時間符号化ボードの開発
- MPEG2動き検出LSI
- MPEG2実時間符号化システムチップセットの開発 : チップセットアーキテクチャーと制御LSIの設計
- アナログIP開発の課題 : 設計環境を中心として
- 12-10 MUSE/NTSCコンバータにおけるアスペクト比変換回路
- 1チップマルチプロセッサのデバッグシステム(VSLI一般(ISSCC'03関連特集))
- メディアプロセッサコアPPの低消費電力化
- 1チップH.32xマルチメディア通信LSI
- メディアプロセッサコアPPの低消費電力化
- 1チップH.32xマルチメディア通信LSI
- 多値QAMディジタル復調LSIの開発 (マルチメディア・通信用LSIおよびDSP)
- 集中型ブースアーキテクチャを持つ128タップFIRフィルタ
- 映像伝送用高性能ディジタルフィルタのVLSI化設計
- ディジタル映像伝送向け高性能乗算器の設計
- 90nm CMOSプロセスを用いた6bit 3.5GS/s 0.9V 90mWフラッシュA/Dコンバータ (情報センシング)
- データコンパータ技術動向 : 2011年7月(アナログ,アナデジ混載,RF及びセンサインタフェース回路)