多値QAMディジタル復調LSIの開発 (<特集>マルチメディア・通信用LSIおよびDSP)
スポンサーリンク
概要
- 論文の詳細を見る
最大±45°の位相誤差を検知することで±80KHzのキャリア周波数オフセットを除去できる位相誤差検出器と, 2つの動作モード (T-spacedモードとT/2-spacedモード) を同一回路で実現したイコライザを内蔵した16/64/256値QAM (直交振幅変調方式) ディジタル復調LSIについて報告する. また, 本LSIで多用されるブースのアルゴリズムを用いた乗算器の設計手法についても述べる. 乗算器は, 新しいブースデコーダ回路と部分積生成回路を用いることで回路規模削減が図られた. 本LSIは, 0.5μmCMOS3層配線プロセスを用いて, 88万トランジスがl2.87mm×12.49mmに集積された. 消費電力は1.35W (3.3V, 28MHz) である.
- 社団法人電子情報通信学会の論文
- 1996-10-18
著者
-
岡田 圭介
三菱電機(株)システムLSI開発研究所
-
村上 修二
株式会社マグナデザインネット
-
小山 雅行
三菱電機 システムlsi事業化推進セ
-
小山 雅行
三菱電機(株) Cl研(情)
-
山中 一也
三菱電機(株)システムlsi事業統括部
-
村上 修二
三菱電機(株)システムLSI事業統括部
-
竹内 澄高
三菱電機(株)システムLSI事業統括部
-
三好 展弘
三菱電機エンジニアリング(株)電子デバイス事業所
-
堀 充
三菱電機(株)システムLSI事業統括部
-
村上 修二
マグナデザインネット
-
岡田 圭介
(株)ルネサステクノロジー製品技術本部
-
岡田 圭介
大阪大学大学院工学研究科情報システム工学専攻
-
小山 雅行
三菱電機株式会社 システムlsi事業化推進センター
-
堀 充
株式会社マグナデザインネット
関連論文
- 3バンクRAMを用いた高速フーリエ変換回路の実装
- レファレンスフィードフォワードアーキテクチャを用いた10-bit 50MS/s 300mW A/Dコンバータ ( アナログ・アナデジLSIおよび一般)
- 遅延駆動手法を用いた350MS/s 3.3V 8bit CMOS D/Aコンバータ
- システムVLSI搭載用10bit, 20MS/s, 3V単一電源CMOS A/Dコンバータ
- 差動電圧/ディジタル変換回路を用いた10-bit 50MS/s 800mW A/Dコンバータ
- BSデジタル衛星放送用復調LSIのアルゴリズム検討
- CAS2000-11 / VLD2000-20 / DSP2000-32 BSデジタル衛星放送用復調LSIのアルゴリズム検討
- CAS2000-11 / VLD2000-20 / DSP2000-32 BSデジタル衛星放送用復調LSIのアルゴリズム検討
- BSディジタル衛星放送用TC8/Q/BPSK復調LSIの開発
- BSディジタル放送に対応したフレキシブル・キャリア・リカバリ・システムの提案
- 繰返し型ノイズ低減フィルターを用いた高精度チャネル推定・高速移動体向けOFDM受信LSI
- 地上デジタル放送対応ソフトウエアアダプティブアレイアンテナシステムの開発(技術展示, パネル討論, 無線信号処理実装, 一般)
- DSP ベースソフトウェアデファインドラジオ (SDR) システム向け処理アルゴリズムの検討 : OFDM 受信機における Coarse RF 周波数誤差検知(論理設計-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
- DSP ベースソフトウェアデファインドラジオ (SDR) システム向け処理アルゴリズムの検討 : OFDM 受信機における Coarse RF 周波数誤差検知(論理設計-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
- DSPベース ソフトウェアデファインドラジオ(SDR)システム向け処理アルゴリズムの検討 : OFDM受信機における Coarse RF 周波数誤差検知
- DSPベース ソフトウェアデファインドラジオ(SDR)システム向け処理アルゴリズムの検討 : OFDM受信機における Coarse RF 周波数誤差検知
- 地上デジタルOFDM受信フロントエンド部のソフトウェアラジオ方式による実装に関する検討(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 地上デジタルOFDM受信フロントエンド部のソフトウェアラジオ方式による実装に関する検討(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 地上波デジタルOFDM受信用時間領域ダイバーシティ回路のシミュレーション評価(ディジタル情報家電,放送用,ゲーム機用システムLSI)
- 12-10 MUSE/NTSCコンバータにおけるアスペクト比変換回路
- 1チップマルチプロセッサのデバッグシステム(VSLI一般(ISSCC'03関連特集))
- メディアプロセッサコアPPの低消費電力化
- 1チップH.32xマルチメディア通信LSI
- メディアプロセッサコアPPの低消費電力化
- 1チップH.32xマルチメディア通信LSI
- 改良型ABC-MT-CMOS回路を用いたスタンバイ電流0.9μAの低消費電力DSPコア
- 改良型ABC-MT-CMOS回路を用いたスタンバイ電流0.9μAの低消費電力DSPコア
- 機能記述からの論理合成評価
- トップダウン設計手法と論理合成
- 64/256値QAMチャネルデコーダLSIの開発
- 多値QAMディジタル復調LSIの開発 (マルチメディア・通信用LSIおよびDSP)
- QAMチャネルデコーダLSIの復調アルゴリズム検討
- QAMチャネルデコーダLSIの復調アルゴリズム検討
- QAMチャネルデコーダLSIの復調アルゴリズム検討
- 集中型ブースアーキテクチャを持つ128タップFIRフィルタ
- 映像伝送用高性能ディジタルフィルタのVLSI化設計
- ディジタル映像伝送向け高性能乗算器の設計
- 伝送路歪みを考慮した軟判定ビタビ復号器の設計(アナログ・デジアナ・センサ, 通信用LSI)
- 伝送路歪みを考慮した軟判定ビタビ復号器の設計