システムVLSI搭載用10bit, 20MS/s, 3V単一電源CMOS A/Dコンバータ
スポンサーリンク
概要
- 論文の詳細を見る
HDTV等の映像処理LSI搭載用の10bit、20MS, s、3V単一電源CMOSA/Dコンバータの回路構成、評価結果について発表する。このA/Dコンバータでは、アナログ/ディジタル混載LSIへのオンチップ化に必要なノイズ耐性を得るため、比較器に差動アンプを適用するとともに、新たに「ツインエンコーダ」を開発した。また、差動アンプのバイアス回路の改良と、サブレンジング型A/D方式の採用により、低電源電圧化を実現した。さらに、ダイナミック特性を向上させるため、新たに分割アナログバスを導入した。本チップは、0.8μmルールのCMOSプロセスを用いて開発され、変換速度20メガサンプル/秒で動作し、基板ノイズに対して高い耐性を示している。
- 社団法人電子情報通信学会の論文
- 1994-06-23
著者
-
熊本 敏夫
株式会社ルネサステクノロジ
-
熊本 敏夫
ルネサステクノロジ
-
三木 隆博
三菱電機株式会社
-
三木 隆博
株式会社ルネサステクノロジ
-
伊藤 正雄
株式会社ルネサステクノロジ
-
伊藤 正雄
三菱電機システムLSI開発研究所
-
三木 隆博
三菱電機システムLSI開発研究所
-
細谷 史郎
三菱電機システムLSI開発研究所
-
熊本 敏夫
三菱電機システムLSI開発研究所
-
山下 征大
三菱電機ULSI開発研究所
-
木島 正貴
三菱電機ULSI開発研究所
-
岡田 圭介
三菱電機システムLSI開発研究所
-
熊本 敏夫
三菱電機(株)システムlsi事業統括部
-
岡田 圭介
(株)ルネサステクノロジー製品技術本部
関連論文
- 回路定数最適化システムを用いた11bit 160MS/s 1.35V 10mW D/Aコンバータ
- アクティブボディ効果を利用した低電源電圧動作可能なSOI CMOS低雑音増幅器
- LC移相器を用いた2V動作可能な1.9GHz Siダウンミキサ回路
- 19GHz Si低歪みダウンミキサ回路
- 90nmCMOSプロセスを用いた6bit3.5GS/s0.9V90mWフラッシュA/Dコンバータ(アナログ・デジアナ・センサ,通信用LSI)
- レファレンスフィードフォワードアーキテクチャを用いた10-bit 50MS/s 300mW A/Dコンバータ ( アナログ・アナデジLSIおよび一般)
- 遅延駆動手法を用いた350MS/s 3.3V 8bit CMOS D/Aコンバータ
- システムVLSI搭載用10bit, 20MS/s, 3V単一電源CMOS A/Dコンバータ
- 差動電圧/ディジタル変換回路を用いた10-bit 50MS/s 800mW A/Dコンバータ
- 1.8V動作Bluetooth用RF-CMOSトランシーバ
- A-1-14 低電圧動作可能なチャネル選択フィルタを用いて実現した1.8V動作RFCMOSトランシーバLSI
- 2.4GHz帯1.8V動作のCMOS RFフロントエンドICの試作
- C-12-25 CMOSインバータ遅延回路を用いた低消費電流GFSK復調回路
- 広帯域復調回路を用いたBluetooth用24GHz帯RFトランシーバLSI (「VLSI一般」)
- C-12-28 入力周波数レンジを改善した低IF方式用GFSK復調回路
- LC移相器を用いた2V動作可能な1.9GHz Siダウンミキサ回路
- LC移相器を用いた2V動作可能な1.9GHz Siダウンミキサ回路
- MOSFETフリッカ雑音のばらつきのバイアス依存性
- MOSFETフリッカ雑音のばらつきのバイアス依存性
- 10-bit A/Dコンバータを内蔵したアナ/デシ混在LSIのアナログIDDQテスト方法
- アナログIP開発の課題 : 設計環境を中心として
- 1チップマルチプロセッサのデバッグシステム(VSLI一般(ISSCC'03関連特集))
- メディアプロセッサコアPPの低消費電力化
- 1チップH.32xマルチメディア通信LSI
- メディアプロセッサコアPPの低消費電力化
- 1チップH.32xマルチメディア通信LSI
- 多値QAMディジタル復調LSIの開発 (マルチメディア・通信用LSIおよびDSP)
- 集中型ブースアーキテクチャを持つ128タップFIRフィルタ
- 映像伝送用高性能ディジタルフィルタのVLSI化設計
- ディジタル映像伝送向け高性能乗算器の設計
- 90nm CMOSプロセスを用いた6bit 3.5GS/s 0.9V 90mWフラッシュA/Dコンバータ (情報センシング)
- データコンパータ技術動向 : 2011年7月(アナログ,アナデジ混載,RF及びセンサインタフェース回路)