データコンパータ技術動向 : 2011年7月(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
スポンサーリンク
概要
- 論文の詳細を見る
ここ数年のInternational Solid-State Circuits Conference(ISSCC)に見られるように、データコンバータのアーキテクチャ/回路技術は以前にも増して早いスピードで進化している。変換速度や変換精度そのものの向上に加え、電力効率も劇的に改善されている。本予稿では、近年ISSCCに発表されたのデータコンバータの技術動向を概観する。
- 2011-07-14
著者
-
三木 隆博
三菱電機株式会社
-
三木 隆博
株式会社ルネサステクノロジ
-
松浦 達治
ルネサスエレクトロニクス株式会社
-
三木 隆博
ルネサスエレクトロニクス(株)技術開発本部ミックスドシグナルコア開発統括部
-
松浦 達治
ルネサスエレクトロニクス(株)技術開発本部ミックスドシグナルコア開発統括部
-
三木 隆博
ルネサスエレクトロニクス (株) 技術開発本部 ミックスドシグナルコア開発統括部
-
松浦 達治
ルネサスエレクトロニクス(株)技術開発本部 ミックスドシグナルコア開発統括部
-
三木 隆博
ルネサスエレクトロニクス
関連論文
- 回路定数最適化システムを用いた11bit 160MS/s 1.35V 10mW D/Aコンバータ
- アクティブボディ効果を利用した低電源電圧動作可能なSOI CMOS低雑音増幅器
- LC移相器を用いた2V動作可能な1.9GHz Siダウンミキサ回路
- 19GHz Si低歪みダウンミキサ回路
- 90nmCMOSプロセスを用いた6bit3.5GS/s0.9V90mWフラッシュA/Dコンバータ(アナログ・デジアナ・センサ,通信用LSI)
- レファレンスフィードフォワードアーキテクチャを用いた10-bit 50MS/s 300mW A/Dコンバータ ( アナログ・アナデジLSIおよび一般)
- 遅延駆動手法を用いた350MS/s 3.3V 8bit CMOS D/Aコンバータ
- システムVLSI搭載用10bit, 20MS/s, 3V単一電源CMOS A/Dコンバータ
- 差動電圧/ディジタル変換回路を用いた10-bit 50MS/s 800mW A/Dコンバータ
- 1.8V動作Bluetooth用RF-CMOSトランシーバ
- A-1-14 低電圧動作可能なチャネル選択フィルタを用いて実現した1.8V動作RFCMOSトランシーバLSI
- 2.4GHz帯1.8V動作のCMOS RFフロントエンドICの試作
- C-12-25 CMOSインバータ遅延回路を用いた低消費電流GFSK復調回路
- 広帯域復調回路を用いたBluetooth用24GHz帯RFトランシーバLSI (「VLSI一般」)
- C-12-28 入力周波数レンジを改善した低IF方式用GFSK復調回路
- LC移相器を用いた2V動作可能な1.9GHz Siダウンミキサ回路
- LC移相器を用いた2V動作可能な1.9GHz Siダウンミキサ回路
- アナログIP開発の課題 : 設計環境を中心として
- ACS-1-1 チップ面積増加のないフォアグランドデジタル補正ADCの提案(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-1 チップ面積増加のないフォアグランドデジタル補正ADCの提案(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- データコンパータ技術動向 : 2011年7月(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- デジタルアシストA/D変換器の技術動向 : 2012年1月(招待講演)
- デジタルアシストA/D変換器の技術動向 : 2012年1月
- ISSCC技術トレンド通信ネットワーク技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)