分散共有メモリモデルに基づくHPC環境の高速化実験
スポンサーリンク
概要
- 論文の詳細を見る
本稿で紹介する分散スーパーコンビューティング環境(DSE)は,分散システムにおいて既存のオペレーティングシステムに変更を加えずに,分散共有メモリモデルに基づく並列処理機能を提供するハイパフォーマンスコンピューティング環境である.DSEは移植性を考慮してユーザプログラムレベルで実装を行っているため,DSE内の通信は必ずUNIXカーネルを介して行われ,DSEにおける並列処理効率に大きな影響を及ぼしている.本稿では,この問題を解決するために採用した入出力関数の削減方法を説明すると共に,これを実現したスレッドおよびシグナルを用いたDSEの実装について述ベ,その性能評価を行う.
- 一般社団法人情報処理学会の論文
- 1993-08-18
著者
関連論文
- 上級コース向き教育用マイクロプロセッサDLX-FPGAの設計と実装
- 各種プラットフォームにおけるDSMクラスタの性能と拡張性に関する評価
- 各種プラットフォームにおけるDSMクラスタの性能と拡張性に関する評価
- TCP/IPプロトコル処理の高速化に関する評価
- 並列離散事象シミュレーション評価環境:VPSE
- 教育用32ビットRISCマイクロプロセッサDLX-FPGAのラピッドプロトタイピング
- VHDLによる相互結合網のモデル化と性能評価
- VHDLによる相互結合網のモデル化と性能評価
- 超並列計算機に向き結合網:RDT
- 超並列プロトタイプ計算機JUMP-1の構想
- ハイブリッドモデル(分散共有メモリ/メッセージパッシング)に基づくクラスタコンピューティング環境の実現
- 分散共有メモリモデルに基づくHPC環境の高性能実装と性能評価
- 協調分散処理のためのマルチキャスト機能をもつTCPの実現と性能評価
- 32ビットRISCマイクロプロセッサDLX-FPGAの設計教育フィジビリティ・スタディ
- 32ビットRISCマイクロプロセッサDLX-FPGAの設計教育フィジビリティ・スタディ
- 複数FPGAによるラピッドシステムプロトタイピング環境 : システム集積化LSIコデザイン開発環境の構築に向けて
- 複数FPGAによるラピッドシステムプロトタイピング環境 : システム集積化LSIコデザイン開発環境の構築に向けて
- マルチFPGAによるラピッドシステムプロトタイピング環境
- 教育用RISC型マイクロプロセッサDLX-FPGAとそのラピッドシステムプロトタイピング
- 教育用RISC型マイクロプロセッサDLX-FPGAとそのラピッドシステムプロトタイピング
- システムラピッドプロトタイピングへのFPGA応用例
- DLX-FPGAマイクロプロセッサにおける浮動小数点パイプラインの実現
- 並列プログラミングライブラリPPElibにおける適応型メモリバッファリングの実装と評価(並列処理)
- クラス継承による並列プログラミングライブラリの設計と実装
- Javaベース広域並列処理環境の構築
- 同期操作を隠蔽した並列プログラミングライブラリの実装と評価
- ハードウェア記述言語を用いたマルチキャッシュシステムのモデル化と性能評価
- 分散処理システムを利用した並列処理環境における通信処理の影響
- 書換え可能なLSIによる可変構造型相互結合網の実現法 (並列処理)
- 分散共有メモリモデルに基づくHPC環境の高速化実験
- 超並列向き結合網Recursive Diagonal Torusの諸特性
- FPGAによるニューラルネットワーク・エミュレータのラピッドプロトタイピング
- 相互結合網シミュレーションのための分散時刻管理手法
- 教育用マイクロプロセッサKITEによる設計教育事例(第2報)
- 分散時刻管理による相互結合網シミュレーションの並列処理
- 相互結合網シミュレータINSIGHTの並列化について
- 超並列計算機のための相互結合網シミュレータ
- 教育用マイクロプロセッサKITEによる設計教育の事例報告
- 相互結合網シミュレータINSIGHTによる超並列マシン向き相互結合網の性能評価
- 教育用マイクロプロセッサKITEを利用した設計教育事例
- 教育用マイクロプロセッサKITEによる設計教育の事例報告
- パネル討論 : 今後のVLSIプロセッサ,システムLSIはどうなるか?
- パネル討論 : 今後のVLSIプロセッサ,システムLSIはどうなるか?
- パネル討論 : 今後のVLSIプロセッサ,システムLSIはどうなるか?
- FPGAを利用した可変構造SIMD型並列計算機
- ハードウェア記述言語による相互結合網のモデル化と性能評価
- 教育用マイクロプロセッサKITEとその開発支援環境