超LSI設計支援システム(1) : システム構成
スポンサーリンク
概要
- 論文の詳細を見る
近年、ゲートアレイなどのセミカスタムLSIの自動レイアウトが実用化され、また、シリコンコンパイラの研究が盛んに行われており、LSIの設計自動化が急速に進んでいる。しかし、一方でチップコストの面や自動化が可能なLSIの制限などの理由から人手による設計が引き続き大きな位置を占めている。また、設計自動化システムにおいても使用されるセルやモジュールなどの基本部分は人手設計に依存しているものが多い。よって、人手による設計を総合的に支援し設計自動化システムと強く結合させていくことが急務となっている。こうした観点から、今回人手設計の抜本的効率化と設計期間の短縮を目的として超LSI設計支援システムを開発した。本文ではそのシステム及びデータベースの特徴について述べる。
- 一般社団法人情報処理学会の論文
- 1986-10-01
著者
-
谷 貞宏
シャープ株式会社
-
谷 貞宏
シャープ株式会社精密技術開発センター
-
神戸 尚志
シャープ株式会社
-
神戸 尚志
シャープ
-
吉田 健一
シャープ株式会社
-
谷 貞弘
シャープ
-
西岡 郁夫
モバイル・インターネット・キャピタル(株)
-
西岡 郁夫
シャープ株式会社
-
森本 清己
シャープ株式会社
-
小嶋 格
シャープ株式会社
-
小嶋 格
シャープ(株)技術本部コンピュータシステム研究所第3研究室
関連論文
- 回路・実装設計技術の現状と展望(エレクトロニクス実装技術の現状と展望)
- オブジェクト指向を用いたシステムLSI設計手法とその評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- Java言語をベースにしたオブジェクト指向によるシステムLSI設計手法の提案(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- グラウンド平面・シールド配線によるシステム・オン・パネルの配線間容量の低減と容量見積りの容易化(レイアウト設計,システムLSI設計とその技術)
- システム液晶のための配線容量抽出手法(レイアウト設計検証, システムLSIの設計技術と設計自動化)
- システム液晶のための配線容量抽出手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- システム液晶のための配線容量抽出手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 領域分割による配線間容量モデル化手法について(通信と非線形特集及び一般)
- 製造ばらつきを考慮したDフリップフロップの性能評価
- 配線間容量モデル化とその評価について
- 回路・実装設計技術(第 12 回 回路実装学術講演大会印象記)
- 方形パッキング法の一算法
- C言語によるレイアウト記述の一手法
- 製造ばらつきを考慮したDフリップフロップの性能評価
- 組込みシステム向けリターゲッタブルコンパイラの方式
- 組込みシステム向けリターゲッタブルコンパイラの方式
- データパス構成と並列制約にもとづくアーキテクチャ評価システム
- 評価システムを用いたプログラム方式専用プロセッサの設計支援
- 演算資源構成にもとづくアーキテクチャ評価の一手法
- 演算資源構成にもとづくアーキテクチャ評価の一手法
- トップダウン方式によるLSIの自動論理設計
- Java言語をベースにしたオブジェクト指向によるシステムLSI設計手法の提案(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- スレッド間の同期通信を考慮した高位合成手法
- ハードウェアコンパイラBach
- ハードウェアコンパイラBach
- 多層プリント回路基板のバイパスコンデンサー配置による放射ノイズ低減一手法
- 1998 International Symposium on Physical Design 報告
- 論理回路の時間最適化手法
- PEEC法による電源供給系のモデル化手法(電気設計,システム実装を支える設計・シミュレーション技術)
- システム液晶のための配線容量抽出手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- システム液晶のための配線容量抽出手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 配線間容量モデル化とその評価について
- 配線間容量モデル化とその評価について
- オブジェクト指向を用いたシステムLSI設計手法とその評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- Java言語によるシステムLSI設計環境の提案(システムオンシリコン設計技術並びにこれを活用したVLSI)
- Java言語によるシステムLSI設計環境の提案(システムオンシリコン設計技術並びにこれを活用したVLSI)
- ハードウェアコンパイラBachにおけるスレッド間同期通信の合成
- レジスタ転送レベル回路における冗長クロック動作検出方法
- 条件分岐制御のあるデータパスのスケジューリング手法
- チッププランニングシステムにおけるマクロセル間配線の一手法について
- マクロセル方式自動配線の一手法 : 配線領域の形状を考慮したチャネル決定手法
- ビルディングブロック型LSIレイアウトシステム
- 多層プリント回路板の電源供給系におけるインピーダンスシミュレーション(2. 電気設計)(エレクトロニクス実装のためのシミュレーション技術)
- 方形パッキング手法によるMMIC向き配置配線手法
- 方形パッキング手法によるMMIC向き配置配線手法
- 方形パッキング法の一算法
- 方形パッキング法の一算法
- 方形パッキング法の一算法
- 機能レベルシミュレーションによるシステム検証
- ネットワークを利用したトップダウン設計教育事例
- 骨太のVBを育てるために(ベンチャー起業のすすめ)
- 超LSI設計支援システム(5) : オンラインDRC
- 超LSI設計支援システム(2) : レイアウトエディタ
- 超LSI設計支援システム(1) : システム構成
- 3. レイアウト設計におけるCAD 3.2 分割・割付け・配置手法 (論理装置CADの最近の動向)
- 超LSI設計支援システム(3) : レイアウトコンパクタ
- サリサイドプロセス用セル生成手法
- CM0S論理回路における消費電カシミュレーションの一手法
- ASICの設計環境 (ASICの現状と将来)
- 超LSI設計支援システム(4) : 階層的ERC
- MMIC用自動配置配線の一手法
- VLSIレイアウト設計のための統合化支援システム
- サリサイドプロセス用セル生成手法
- サリサイドプロセス用セル生成手法
- 任意角度辺を含むLSIマスクパターンのリサイジング手法
- 階層的レイアウト工程の自動最適化方法
- VLSIリアルタイムエミュレーションの一手法
- 面積最小化を目的とする多段論理合成用状態割り付け手法
- 共有二分決定グラフにおける入力変数順序付けの一手法
- 設計データ管理のための一手法
- フロアプランにおける階層構造の最適化について
- 階層的データ構造における表示高速化の一手法について
- アナログLSIのレイアウト設計支援システム
- マクロセル方式レイアウト対応チャネルルータの一手法
- アナログ機能ブロックのレイアウト設計支援システム
- 特集「システム実装を支える設計・シミュレーション技術」に寄せて