VLSIレイアウト設計のための統合化支援システム
スポンサーリンク
概要
- 論文の詳細を見る
VLSIのレイアウト設計を効率化するために,各種の自動設計手法が研究・実用化されているが,引続き人手設計に依存する部分が多く残され,期間短縮の障害となっている.この問題を解決するために,筆者らは,自動設計ツールと会話型ツールを一体化したレイアウトシステムを開発した.このシステムは,以下の特徴を持つ.(1)自動設計ツールと会話型ツールをすべて一つのデータベースに結合している.データベースは,マスクパターンだけでなく,トランジスタ,配線,端子等の素子情報や接続情報を持ち,レイアウト検証や自動設計の直接的適用および高速化を可能としている.(2)各設計ツール,特に自動設計ツールがマスクレベルの情報を考慮して動作するよう機能拡張されているので,ディジタルVLSIだけでなく,アナログLSIの設計自動化も可能となっている.本文では,まず現在のVLSIにおけるレイアウト設計上の問題を指摘し,これを解決するために開発した本システムの特徴を述べる.次に,システム構成およびデータベース構造について明らかにしたのち,設計段階ごとにレイアウトツールを紹介し,幾つかのツールについて従来手法と比較し,性能評価を行う.最後に,本システムを実際にLSI設計に適用した事例を上げ,システムの有効性を確認する.
- 一般社団法人情報処理学会の論文
- 1990-03-15
著者
-
神戸 尚志
シャープ
-
神戸 尚志
シャープ(株) 精密技術開発センター
-
谷 貞弘
シャープ
-
谷 貞弘
シャープ(株)技術本部コンピュータシステム研究所第3研究室
-
小嶋 格
シャープ(株)技術本部コンピュータシステム研究所第3研究室
-
富田 常雄
シャープ(株)技術本部コンピュータシステム研究所第2研究室
-
森本 清巳
シャープ(株)IC事業本部IC技術センター第8技術部
-
小嶋 格
シャープ(株)技術本部 コンピュータシステム研究所
関連論文
- オブジェクト指向を用いたシステムLSI設計手法とその評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- Java言語をベースにしたオブジェクト指向によるシステムLSI設計手法の提案(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 方形パッキング法の一算法
- C言語によるレイアウト記述の一手法
- 組込みシステム向けリターゲッタブルコンパイラの方式
- 組込みシステム向けリターゲッタブルコンパイラの方式
- データパス構成と並列制約にもとづくアーキテクチャ評価システム
- 評価システムを用いたプログラム方式専用プロセッサの設計支援
- 演算資源構成にもとづくアーキテクチャ評価の一手法
- 演算資源構成にもとづくアーキテクチャ評価の一手法
- トップダウン方式によるLSIの自動論理設計
- Java言語をベースにしたオブジェクト指向によるシステムLSI設計手法の提案(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- スレッド間の同期通信を考慮した高位合成手法
- ハードウェアコンパイラBach
- ハードウェアコンパイラBach
- 1998 International Symposium on Physical Design 報告
- 論理回路の時間最適化手法
- オブジェクト指向を用いたシステムLSI設計手法とその評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- Java言語によるシステムLSI設計環境の提案(システムオンシリコン設計技術並びにこれを活用したVLSI)
- Java言語によるシステムLSI設計環境の提案(システムオンシリコン設計技術並びにこれを活用したVLSI)
- ハードウェアコンパイラBachにおけるスレッド間同期通信の合成
- チッププランニングシステムにおけるマクロセル間配線の一手法について
- マクロセル方式自動配線の一手法 : 配線領域の形状を考慮したチャネル決定手法
- ビルディングブロック型LSIレイアウトシステム
- 方形パッキング手法によるMMIC向き配置配線手法
- 方形パッキング手法によるMMIC向き配置配線手法
- 方形パッキング法の一算法
- 方形パッキング法の一算法
- 方形パッキング法の一算法
- 機能レベルシミュレーションによるシステム検証
- ネットワークを利用したトップダウン設計教育事例
- 超LSI設計支援システム(5) : オンラインDRC
- 超LSI設計支援システム(2) : レイアウトエディタ
- 超LSI設計支援システム(1) : システム構成
- 超LSI設計支援システム(3) : レイアウトコンパクタ
- サリサイドプロセス用セル生成手法
- ASICの設計環境 (ASICの現状と将来)
- 超LSI設計支援システム(4) : 階層的ERC
- MMIC用自動配置配線の一手法
- VLSIレイアウト設計のための統合化支援システム
- サリサイドプロセス用セル生成手法
- サリサイドプロセス用セル生成手法
- 任意角度辺を含むLSIマスクパターンのリサイジング手法
- 階層的レイアウト工程の自動最適化方法
- VLSIリアルタイムエミュレーションの一手法
- 面積最小化を目的とする多段論理合成用状態割り付け手法
- 共有二分決定グラフにおける入力変数順序付けの一手法
- 設計データ管理のための一手法
- フロアプランにおける階層構造の最適化について
- 階層的データ構造における表示高速化の一手法について
- アナログLSIのレイアウト設計支援システム
- マクロセル方式レイアウト対応チャネルルータの一手法
- CAD図面管理のための高速表示検索の考察
- アナログ機能ブロックのレイアウト設計支援システム