高性能計算のための低電力・高密度クラスタMegaProto(HPCハードウェア)
スポンサーリンク
概要
- 論文の詳細を見る
現在進行中の研究プロジェクト「低電力とモデリング技術によるメガスケールコンピューティング」において, 我々は百万プロセッサ規模の並列システムは低電力コモディティプロセッサの高密度実装によってのみ実現可能であると主張し, それを実証するためのプロトタイプMegaProtoを開発している.また同時にMegaProtoは, プロジェクトで開発中の低電力化コンパイル技術, 高信頼・高性能ネットワーク技術, 高信頼クラスタ構築技術, 多重並列プログラミング技術などを実証するためのプラットフォームとしても機能する.MegaProtoは19インチラックに搭載可能な1Uサイズのクラスタユニットを単位として構成され, 1つのユニットには16個の低電力プロセッサと, それらを結合するプロセッサあたり2Gbpsの高バンド幅ネットワークが搭載される.ユニットあたりのピーク性能は第1バージョンで14.4GFlops, 第2バージョンで32.0GFlopsであり, ユニット内およびユニット間のネットワークバンド幅はそれぞれ32Gbps, 16Gbpsである.また, 消費電力は待機時で150W, 最大計算負荷を課した条件でも300〜320Wと小さく, 従来型の1Uサーバ, たとえばハイエンドのデュアルプロセッササーバと同等以下である.一方NPBによる性能評価の結果, 第1バージョンにおいても4つのベンチマークでデュアルプロセッササーバを大きく凌駕し, 最大2.8倍の高い性能を発揮することが明らかになっており, コモディティ技術により高密度・低消費電力・高性能が同時に達成できることが実証された.
- 社団法人情報処理学会の論文
- 2005-08-15
著者
-
中村 宏
東京大学大学院情報理工学系研究科
-
朴 泰祐
筑波大学計算科学研究センター
-
松岡 聡
国立情報学研究所
-
松岡 聡
東京工業大学
-
佐藤 三久
筑波大学大学院システム情報工学研究科
-
高橋 大介
筑波大学電子・情報工学系
-
中島 浩
京都大学学術情報メディアセンター
-
中村 宏
東京大学
-
中島 浩
豊橋技術科学大学
-
高橋 大介
筑波大学計算科学研究センター
-
堀田 義彦
筑波大学大学院システム情報工学研究科
-
朴 泰祐
筑波大学
-
高橋 大介
筑波大学
-
佐藤 三久
筑波大学
-
堀田 義彦
筑波大学大学院システム情報工学研究科|現在 株式会社ルネサステクノロジ
-
堀田 義彦
筑波大学
関連論文
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(計算機システム)
- 大規模クラスタT2K-Tsukubaと大気大循環モデルコード実行(大規模数値計算の現状と今後の展開-その2)
- 3.Power Wall問題へのブレークスルーを目指して : リーク電力削減への試み(未来を切り拓く最先端VLSIテクノロジー)
- eagerレプリケーションミドルウェアの並行制御方法(ストレージ 並列分散データベース,データ工学論文)
- 演算加速機構を持つオンチップメモリプロセッサの電力性能評価(ARC-3 : 性能評価およびモデリング,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- A Scheduling Method for Asynchronous VLSI System Design
- 低エネルギーを目的とした大規模リコンフィギャラブルプロセッサアレイSMAの予備評価(リコンフィギャラブルアーキテクチャ,デザインガイア2008-VLSI設計の新しい大地)
- リーク電力削減のためのコンパイラによるスリープ制御の初期検討(コンパイラ技術およびメニーコアアーキテクチャ)
- Rearrangeable NoC:配線遅延を考慮した分散ルータアーキテクチャ(Inventive and Creative Architecture特別セッションIII)
- ヘテロ構成を考慮したWebサーバ用クラスタシステムの性能と電力のモデリング(ARC-10:クラスタ技術,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- CMPの統計的モデリングによる実行時最適化手法(ARC-2:マルチコア1,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- 省電力MIPSプロセッサにおけるOSの試作とシミュレーションによる電力評価(セッション7:資源管理)
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(低消費電力)
- 高性能計算 : システムと応用の良き仲人を目指して(HPC研究会)(研究会千夜一夜)
- 高性能・耐故障マルチリンクEthernet結合システムのNFSへの適用と評価(クラスタとグリッド技術)
- ディペンダブルな組込みシステムに適した省電力高性能通信機構(通信とグリッドII)
- eager レプリケーションミドルウェアの並行制御方法
- OpenMPを用いた並列ベンチマークプログラムによる組込み向けマルチコアプロセッサの評価(ARC-5:並列処理1,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価
- C452 複雑地形・都市を対象とした並列LESモデルの開発(大気境界層II,一般口頭発表)
- オンチップメモリプロセッサでの演算加速機構の検討(プロセッサ・アーキテクチャ(2),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- 高性能計算のための低電力・高密度クラスタMegaProto(HPCハードウェア)
- PCクラスタにおけるDVS制御による電力性能の最適化(ARC-3: 低電力アーキテクチャ1, 2005年並列/分散/協調処理に関する『武雄』サマー・ワークショップ(SWoPP武雄2005)-研究会・連続同時開催-)
- 高性能計算のための低電力・高密度クラスタMegaProto(クラスタと通信, 分散処理, 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2005))
- 高性能計算のための低電力・高密度クラスタ MegaProto
- コア温度情報を用いたOSによる細粒度パワーゲーティング制御方式の設計
- オンチップメモリプロセッサでの演算加速機構の検討(プロセッサ・アーキテクチャ(2),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- マルチコアCPUの電力消費特性を考慮した仮想CPUスケジューラ
- CMPにおけるオンチップルータの細粒度パワーゲーティングの評価
- 細粒度パワーゲーティングを制御するOSの資源管理方式
- 細粒度パワーゲーティングを制御するOSの資源管理方式
- XcalableMPによるNAS Parallel Benchmarksの実装と評価
- 細粒度パワーゲーティングを適用した汎用マイクロプロセッサGeyser-1
- 細粒度パワーゲーティングを適用した汎用マイクロプロセッサGeyser-1
- 省電力MIPSプロセッサを実現するFPGAにおけるOSの開発と評価
- NoCのための多電源可変パイプラインルータ
- 共有キャッシュ分割を考慮したCMP向けプリフェッチスロットリング手法
- 計算素粒子物理学分野の国際データグリッドILDGと国内グリッドJLDG(グリッドI)
- PACS-CSにおける隣接通信性能の高速化(HPC-13 : 通信II)
- PACS-CSのための高性能通信ライブラリインターフェイスの設計(HPC-12 : 大規模運用システム(2))
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(低消費電力)
- モデリングに基づくWebサーバ用計算機クラスタの低消費電力化
- 演算加速機構を持つオンチップメモリプロセッサの検討と電力性能評価
- マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
- マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
- Pipeline Blocking:走行時パワーゲーティングのための命令実行制御手法
- コンパイラによる細粒度スリープ制御のためのアーキテクチャ支援技術の検討
- 性能制約下における共有資源へのアクセス制御とDVFSを用いたチップマルチプロセッサの省電力化
- 省電力MIPSプロセッサコア評価のための計算機システムのFPGAによる試作
- 性能制約下における共有資源へのアクセス制御とDVFSを用いたチップマルチプロセッサの省電力化
- 省電力MIPSプロセッサコア評価のための計算機システムのFPGAによる試作
- 科学技術計算用超並列クラスタPACS-CSの実装と基本性能評価(HPC-12 : 大規模運用システム(2))
- 組込み機器向けon-chip/off-chipコア間通信機構の実装と評価
- 組込み機器向けon-chip/off-chipコア間通信機構の実装と評価
- 組込み機器向けon-chip/off-chipコア間通信機構の実装と評価
- 組込み機器向けon-chip/off-chipコア間通信機構の実装と評価
- 組込み機器向けon-chip/off-chipコア間通信機構
- CMPにおけるオンチップルータのランタイムパワーゲーティングの評価
- 編集にあたって(平成20年度論文賞の受賞論文紹介)
- 高性能・耐故障マルチリンクEthernet結合システムの性能評価
- 性能制約下における共有資源へのアクセス制御とDVFSを用いたチップマルチプロセッサの省電力化
- 性能制約下における共有資源へのアクセス制御とDVFSを用いたチップマルチプロセッサの省電力化
- 細粒度パワーゲーティングを制御するOSの資源管理方式
- 細粒度パワーゲーティングを制御するOSの資源管理方式
- 5L-5 省電力を目的としたOSによる細粒度パワーゲーティング制御方式の研究(組込みOS,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- パケット転送経路の偏りに着目した高性能非同期式ネットワークオンチップの検討(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- パケット転送経路の偏りに着目した高性能非同期式ネットワークオンチップの検討(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
- 細粒度パワーゲーティングを適用した汎用マイクロプロセッサ Geyser-1
- マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
- 省電力MIPSプロセッサコア評価のための計算機システムのFPGAによる試作
- 省電力MIPSプロセッサコア評価のための計算機システムのFPGAによる試作
- 日本のアーキテクチャ研究に対する期待 : 産業界の視点から
- 複数Gigabit Ethernetを用いたPACS-CSのための高性能通信機構の設計と評価(ネットワーク)
- PACS-CSのためのEthernetを用いた高性能通信機構の設計(HPC-8: 高性能クラスタ)
- コア温度の変化に適応するOSによる細粒度パワーゲーティング制御方式
- コア温度の変化に適応するOSによる細粒度パワーゲーティング制御方式
- OSにおける細粒度パワーゲーティング向けオブジェクトコードの実行時管理機構の研究
- OSにおける細粒度パワーゲーティング向けオブジェクトコードの実行時管理機構の研究
- OpenCLを用いたパイプライン並列プログラミングAPIの初期検討
- メニーコアプロセッサにおける競合とスケーラビリティを考慮したスレッドスケジューリング
- メニーコアプロセッサにおける競合とスケーラビリティを考慮したスレッドスケジューリング
- メニーコアプロセッサにおける競合とスケーラビリティを考慮したスレッドスケジューリング
- OpenCLを用いたパイプライン並列プログラミングAPIの初期検討
- OpenCLを用いたパイプライン並列プログラミングAPIの初期検討
- メニーコアプロセッサにおける競合とスケーラビリティを考慮したスレッドスケジューリング
- キャッシュデータをマイグレーションするCMPにおけるスレッドマイグレーション(ハードウェア,ネットワーク,クラウド及び一般)
- ***時キャッシュ電源遮断における性能ペナルティ削減手法の実装
- CPU/GPU間データ通信向け先読み機構の検討
- レジスタ・ファイルと実行ユニットにおけるアクティビティ・マイグレーション
- ***時のキャッシュ電源遮断による性能ペナルティとその削減手法(低消費電力技術,集積回路とアーキテクチャの協創〜ノーマリオフコンピューティングによる低消費電力化への挑戦〜)
- NoC型メニーコア設計のための高速キャッシュシミュレーション
- FX10におけるインタコネクト・コントローラの省電力化手法の初期検討
- NoC型メニーコア設計のための高速キャッシュシミュレーション
- FX10におけるインタコネクト・コントローラの省電力化手法の初期検討
- ***時のキャッシュ電源遮断による性能ペナルティとその削減手法
- ALUローテーションによるスーパスカラプロセッサの性能向上
- 周期実行システムにおける中間データに着目した電力制御手法
- キャッシュ電源遮断時の性能ペナルティ削減のための損失データプリフェッチ
- C-006 ユーザーの快適さを考慮した情報機器の動的電源制御(コンピュータシステム技術,C分野:ハードウェア・アーキテクチャ)