並列構造記述モデルとそれを実現する高水準並列計算機
スポンサーリンク
概要
- 論文の詳細を見る
この論文では, 従来汎用並列計算機のもっていたプログラム構造とハードウェア構造の間のセマンティックギャップの問題を解決する方法として, 並列計算機を並列プログラム用高級言語計算機として設計することを提案する. そしてこれを実現する方法として, 種々の並列プログラミング言語で書かれた並列プログラムの構造を系統的に表現するモデルを与えるとともに, このモデルを効率よく実現するアーキテクチャを提案する. このモデルは, 並列プログラムをタスク単位に分割し, タスク間の依存関係をキューイングネットワークの形で表現するもので, これは並列プログラミング言語のための仮想計算機に相当する. 次に示すアーキテクチャではキューのハードウェア化と可変構造マルチリードメモリが用いられる. 最後にマルチリードメモリを用いたシステムの性能評価シミュレーション結果を示す.
- 一般社団法人情報処理学会の論文
- 1983-05-15
著者
関連論文
- センサフュージョンのためのリアルタイムパラレルアーキテクチャ
- 実時間用並列計算機アーキテクチャの検討
- CODAにおけるスキップ機構の導入による共有変数アクセスの効率化
- CODAアーキテクチャ : 命令挿入によるレジスタ上でのデータ待ち合わせ
- 高並列計算機における遠隔データの先行フェッチのためのループ変換手法
- ニューラルネットワークによる情動・記憶モデルの構成
- プロフィールに基づく染色体ソータ
- 外国製計算機への日本語文の埋め込み
- 関数レベルデータ駆動計算機の検討
- 並列処理における動的負荷分散方式 : 帳尻合わせ方式
- 並列構造記述モデルとそれを実現する高水準並列計算機
- 場所細胞の位置マップと強化学習を用いた移動ロボットのナビゲーション(画像認識, コンピュータビジョン)
- 場所細胞の位置マップによる移動ロボットのナビゲーション
- ニューラルガスと強化学習による移動ロボットのナビゲーション
- 場所細胞による移動ロボットのナビゲーション
- 海馬の三次元神経回路による連想記憶モデル
- 3S-1 'neuron-oid'系における創発的情報処理(第3報) : 'neuron-oid'での入力間の同期検出
- 能動的記憶システムに関する調査研究
- 感情記憶システムの構想
- アナログニューラルネットによる最適化問題の効率的な解法
- ホップフィールド型ニューラルネットのコスト係数の制御
- ホップフィールド型ニューラルネットによる最適化問題の効率的な解法
- "進化するハードウェア"による有限オートマトンの学習
- ホップフィールド型ニューラルネットワークにおけるコスト係数の制御
- フィードバック付き多層ニューラルネットワーク
- しきい値動的制御法による巡回セールスマン問題の解法
- フィードバック付き多層ニューラルネットワーク
- 並列連想プロセッサIXM2
- 意味記憶システムIX : 意味ネットマシンIXM2によるword disambiguationの実験
- 複素バックプロパゲーション学習アルゴリズムの学習特性
- 複素バックプロパゲーション・ネットワークにおける重みパラメータと決定表面の構造
- 非負値生産関数を持つ資源配分モデルの解析
- 複素バックプロパゲーション学習
- 複素バックプロパゲーション学習
- シミュレーテッドアニーリング法を用いたRNA二次構造予測
- メモリネットワーク : 大規模ニューラルネットワークのハードウェア化法
- μBRAIN : コネクショニストAIシステム : 状態ユニットを持ったニューラルネットワークによる時系列情報の処理
- NFS : ニューラルネットワークを用いたファジィ推論システム
- ニューラルネットワークを実現するメモリネットワーク
- μBRAIN : 知能体実現のための構造化ニューラルネットワーク
- NFS : ニューラルネットワークを用いたファジィ推論システム
- バックプロパゲーションアルゴリズムの学習能力
- 応用指向メモリ (メモリ)
- マイクロプロセッサ(PULCE)におけるマイクロ命令の静的使用特性
- モジュール型複合計算機 (ACE) の試み(分散処理)
- マイクロプロセッサア-キテクチャの一設計
- ETL[電子技術総合研究所]マイクロ処理ユニットのア-キテクチャ (マイクロコンピュ-タ)
- C.mmp マルチ・ミニ・プロセッサについて
- マルチプロセッサシステム用相互排斥モジュールの一設計
- FTS2000-22 多段網において優先度逆転を抑制するための熱心な優先度先送り方式の提案と評価
- クラシファイヤシステムの引き込み(汎化)能力と二倍体モデルの適用について
- パターンコンピューティング : カーネル学習法と汎化性(知能コンピューティングとその周辺〔第6回〕)
- 特集「FPGA : その現状、将来とインパクト」の編集にあたって
- 特集「リアルワールドコンピューティング研究計画」の編集にあたって
- 意味記憶システムIX : 要素プロセッサ間結合方式のシミュレーション
- 意味記憶システムIX : 意味ネットワークのIXMマシンへの割り付け
- 高度並列計算機方式とその画象処理への適用性
- 自己組織的基底配置による関数回帰法の評価
- 複数パイプライン・プロセッサの実時間性能評価
- リアルタイムシステムのハードウエア
- 実時間並列計算機CODAにおけるネットワーク性能の予備的評価
- 実時間処理向き並列ハードウェアエミュレータシステムの構成
- CODAプロセッサにおける実時間処理向きタスクスイッチの性能評価
- 実時間用並列計算機CODAのプロセッサアーキテクチャ
- 優先度先送り方式による実時間相互結合網用ルータチップの実現と性能
- 特集「重点領域研究 : 超並列原理に基づく情報処理基本体系」の編集にあたって (重点領域研究 : 超並列原理に基づく情報処理基本体系)
- 優先度先送り方式による実時間用相互結合網用ルータチップの性能評価
- 米の品質判定用ニュ-ロプロセッサの開発に関する研究-1-ニュ-ラルネットワ-クによる米の品質判定
- 矩形特徴を用いた顔検出器から得られる識別スコアの最大化による顔追跡(テーマセッション, 顔・ジェスチャーの認識・理解)
- カーネル学習法とその画像認識への応用(CVにおけるパターン認識・学習理論の新展開)
- 画像認識におけるカーネル学習法(サーベイ(1))
- 特徴選択と Soft-Margin SVM の Boosting を用いた歩行者検出(学習理論とパターン認識メディア理解, 機械学習による自然言語処理・言語処理を利用したメディア理解, 一般)
- 特徴選択と Soft-Margin SVM の Boosting を用いた歩行者検出(学習理論とパターン認識メディア理解, 機械学習による自然言語処理・言語処理を利用したメディア理解, 一般)
- カーネル学習法とその画像認識への応用(テーマ関連/オーガナイズドセッション(1))
- カーネル学習法とその画像認識への応用(オーガナイズドセッション(1))(CVのためのパターン認識・学習理論の新展開)
- 3. アーキテクチャ 3.6 意味ネットワークマシン (並列処理マシン)
- 3. 実時間処理のためのハードウェアアーキテクチャ ( リアルタイムシステム)
- 実時間並列計算機CODAの命令セットの予備評価
- 実時間並列計算機CODA用ルータチップの予備的性能評価
- 実時間並列計算機CODAの命令セット・アーキテクチャ設計
- 実時間並列計算機CODAの構成とメンテナンスアーキテクチャ
- 機能メモリのアーキテクチャとその並列計算への応用 7. 人工知能への応用
- IXMにおける連想メモリ上の並列演算性能
- パターン認識器の設計のための最適化(招待講演,文字・文書の認識と理解)
- センサフュージョンのための並列計算機システム
- ポリプロセッサ・シミュレーション・システム : PPSS
- 73-27 ARPA ネットワークのための新しいミニコンピュータ/マルチプロセッサ
- マイクロプロセッサ(PULCE)を用いたConcurrent Pascalマシン
- 高級言語による並列処理の記述
- マルチプロセッサシステムにおけるConcurrent Pascalマシン
- バス結合マルチプロセッサシステムの解析モデルと解析
- サポートベクターマシンによる化学物質の発ガン性の予測
- H-001 HOGとSVMによる上半身検出器の特徴の抽出位置に関する考察(人物検出・移動検知,H分野:画像認識・メディア理解)
- サポートベクターマシンによる化学物質の発ガン性の予測