レイアウト依存性を考慮したコンパクトモデルの開発
スポンサーリンク
概要
- 論文の詳細を見る
- 2010-01-22
著者
-
吉村 尚郎
東芝セミコンダクター社システムLSI事業部
-
親松 尚人
株式会社東芝セミコンダクター社
-
森藤 英治
株式会社東芝セミコンダクタ社
-
大谷 寛
株式会社東芝セミコンダクター社システムlsi事業部
-
相川 恒
株式会社東芝セミコンダクター社システムLSI事業部
-
佐貫 朋也
株式会社東芝セミコンダクター社システムLSI事業部
-
坂田 明雄
株式会社東芝セミコンダクター社システムLSI事業部
-
吉村 尚郎
株式会社東芝セミコンダクター社システムLSI事業部
-
浅見 哲也
株式会社東芝セミコンダクター社システムLSI事業部
関連論文
- 40nm low standby power CMOS技術(IEDM特集(先端CMOSデバイス・プロセス技術))
- 14nmゲートCMOS技術 : poly-SiGe ゲート電極、及びNiSiを用いた低温プロセスによる性能向上
- 高NA(1.07)液浸リソグラフィ技術を用いた45nm世代高性能システムLSIプラットフォーム技術(CMOS6)(IEDM(先端CMOSデバイス・プロセス技術))
- ED2000-134 / SDM2000-116 / ICD-2000-70 SbとInの高角度ハローイオン注入による80nmゲート長CMOSの実現
- ED2000-134 / SDM2000-116 / ICD2000-70 SbとInの高角度ハローイオン注入による80nmゲート長CMOSの実現
- 高NA(1.07)液浸リソグラフィ技術を用いた45nm世代高性能システムLSIプラットフォーム技術(CMOS6)
- 高性能45nmノードCMOSFET技術とストレス印加による移動度向上技術のスケーラビリティ(先端CMOSデバイス・プロセス技術)
- チャネル方向と構造起因歪みの組み合わせを用いた45nm世代のための高移動度CMOSFET(IEDM特集(先端CMOSデバイス・プロセス技術))
- SOI/Bulkハイブリッド基板を用いた高性能SoC実現のためのDRAM混載技術
- 歪みSi CMOSFETのスケーラビリティと40nmゲート長の高性能な歪みSi CMOSFET技術(IEDM特集:先端CMOSデバイス・プロセス技術)
- SOI/Bulkハイブリッド基板を用いた高性能SoC実現のためのDRAM混載技術
- 0.15μm世代以降のサリサイドプロセス
- ED2000-134 / SDM2000-116 / ICD2000-70 SbとInの高角度ハローイオン注入による80nmゲート長CMOSの実現
- 1〜5V動作1Mb Full CMOS SRAMの高速・低スタンバイ電力回路設計
- 65nm世代以降のVdd,Vthのスケーリング指針の新規提案(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 65nm世代以降のVdd,Vthのスケーリング指針の新規提案(VLSI回路,デバイス技術(高速,低電圧,低電力))
- レイアウト依存性を考慮したコンパクトモデルの開発(IEDM特集(先端CMOSデバイス・プロセス技術))
- レイアウト依存性を考慮したコンパクトモデルの開発