超音波接合法を用いたLSIチップ間バンプ接続・封止技術(SiP要素技術と先端LSIパッケージ)(<特集>最近の半導体パッケージと高速伝送・高周波実装技術論文特集)
スポンサーリンク
概要
- 論文の詳細を見る
LSIチップ間を直接バンプ電極によって接続,高速なチップ間通信により三次元集積化されたLSIを実現するCOC(Chip-On-Chip)接続技術の開発が盛んに行われている.現在我々は,チップ間を微細なバンプで接続すると同時に,素子面にあらかじめ形成した接着樹脂層によりチップ間を封止する新しいCOC接合技術を提案している.今回,本工法に関する実験的検討と接合状態の解析を行い,これを用いたSiP(System-in-Package)による基礎的な信頼性試験を行った.
- 社団法人電子情報通信学会の論文
- 2004-11-01
著者
-
栗田 洋一郎
Necエレクトロニクス
-
栗田 洋一郎
Necエレクトロニクス株式会社生産本部実装技術部
-
木村 雄大
NECエレクトロニクス株式会社マイクロコンピュータ事業本部第二マイコン事業部
-
宮崎 崇誌
NECエレクトロニクス株式会社実装技術事業部
-
吉野 利枝佳
NECエレクトロニクス株式会社実装技術事業部
-
大谷内 賢治
NECエレクトロニクス株式会社実装技術事業部
-
吉野 利枝佳
Necエレクトロニクス株式会社生産事業本部実装技術事業部
関連論文
- Au薄膜を介したCu電極の微細ピッチCoC(チップ・オン・チップ)実装技術開発
- 接着樹脂層形成チップと超音波接合法を用いたChip-On-Chip集積化技術
- LSI3次元実装技術の最新動向
- 三次元LSIチップ間配線技術
- 貫通ビアを用いた積層DRAM向け高密度パッケージ開発(高密度SiP・3次元実装技術,高性能電子機器を支える次世代高密度実装技術と実装材料技術論文)
- 高信頼性CoCパッケージ技術
- 広帯域・大容量メモリ搭載SMAFTIパッケージ技術 (電子デバイス特集) -- (先端製品を支える共通技術・基盤技術)
- 高密度チップ間接続構造パッケージの開発
- 超音波接合法を用いたLSIチップ間バンプ接続・封止技術(SiP要素技術と先端LSIパッケージ)(最近の半導体パッケージと高速伝送・高周波実装技術論文特集)
- 超高密度3次元パッケージの信頼性
- Auバンプ及び接着封止樹脂付きチップを用いたフリップチップ実装技術
- 超小型3次元SiP技術「FFCSP」 (実装技術ガイドブック2003年--鉛フリー対策から部品内蔵基板までSiP時代のJisso情報を満載(付録 実装関連製品別アクセスリスト)) -- (システム・イン・パッケージ編)
- 三次元LSIチップ間配線技術