マルチPSIにおける接続ネットワークの試作と評価
スポンサーリンク
概要
- 論文の詳細を見る
第五世代コンピュータ・プロジェクトの並列推論マシンの研究開発は,主にマシン・アーキテクチャの研究に重点が置かれてきたが,その過程で論理型プログラミングの並列実行に関するソフトウェア面での重要性が確認されるようになってきている.そのため,ICOTでは並列ソフトウェアの研究開発環境を構築するために,逐次型推論マシンPSIを複数台接続したマルチPSI システムの開発を進めている.並列ソフトウェアの研究課題としては,並列言語,並列OS,負荷分散方式などがあり,これらはいずれも並列推論マシンPIMを研究開発する上で重要なものである.マルチPSIシステムは現行PSIを専用のネットワークにより格子状に6〜8台接続した第1版と,現在開発中である小形化PSIを64台接続した第2版の二段階に分けて開発を進めている.本稿ではマルチPSI第1版の接続ネットワークの構成およびその評価について述べる.第1版では並列論理型言語KL1の処理系にはPSIのシステム記述言語であるESPで記述したものを実装し,その上に並列OSであるPIMOSの核部分を試作中である.
- 一般社団法人情報処理学会の論文
- 1988-10-15
著者
-
瀧 和男
(財)新世代コンピュータ技術開発機構
-
瀧 和男
新世代コンピュータ技術開発機構
-
石塚 裕一
三菱電機(株)
-
石塚 裕一
三菱電機(株)情報電子研究所
-
益田 嘉直
三菱電機(株)コンピュータ製作所
-
岩山 洋明
三菱電機(株)コンピュータ製作所
-
杉野 栄二
(財)新世代コンピュータ技術開発機構第4研究室
-
益田 嘉直
三菱電機 コンピューターシステム製作所
-
岩山 洋明
三菱電機
関連論文
- バーチャルタイムによる並列論理シミュレーション (並列処理)
- バーチャルタイムによる並列論理シミュレーション
- HDTV対応低消費電力MPEG2 MP@HL動き検出LSIの開発
- 高速低消費電力論理回路方式ASDLのパイプライン化手法とその評価
- マルチPSIにおける接続ネットワークの試作と評価
- ニューロ応用スケジューリングシステム(遺伝的アルゴリズムとニューラルネットワーク)
- 並列推論マシンPIM/c : 概要
- 高速モードと低消費電力モードを有する2線式論理回路の設計手法(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
- 高速モードと低消費電力モードを有する2線式論理回路の設計手法(論理・回路設計,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 高速モードと低消費電力モードを有する2線式論理回路の設計手法(論理・回路設計,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 分散環境における構造体管理
- パーソナル逐次型推論マシンPSIの評価 : 実行速度とハードウェア各部の性能について
- PSIへのコンパイラ向きProlog命令の試験実装と評価
- マルチPSI要素プロセッサPSI-IIのアーキテクチャ
- 量子暗号技術(安全・安心)
- 高速論理回路方式ASDDL/ASD-CMOSの論理合成手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 高速論理回路方式ASDDL/ASD-CMOSの論理合成手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 2線2相論理回路方式ASDDL/ASD-CMOSの論理合成手法(VLSIの設計/検証/テスト及び一般論理合成及び高位合成)
- 2線2相論理回路方式ASDDL/ASD-CMOSの論理合成手法(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 2線2相論理回路方式ASDDL/ASD-CMOSの論理合成手法(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 2線2相論理回路方式ASDDL/ASD-CMOSの論理合成手法(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 2線2相論理回路方式ASDDL/ASD-CMOSの論理合成手法
- Quantum cryptanalysis of block ciphers (Algebraic Systems, Formal Languages and Computations)
- 高速低消費電力論理回路方式ASDLのパイプライン化手法とその評価
- 大学発知の事業化と地域活性化 パネルディスカッション (日本ベンチャー学会第11回全国大会)
- 温度並列シミュレーテッドアニーリング法に基づくスタンダードセル配置プログラム
- 並列オブジェクトモデルに基づくLSI配線プログラム (並列処理)
- マルチPSIのネットワーク・ハードウェア構成
- マルチPSIシステムとその接続方式
- B-20-12 TS-CDMAによる超多重RFIDトランスポンダ向け同期回路の検討(B-20.ユビキタス・センサネットワーク,一般講演)
- 超多重RFIDシステムの高位モデル化とバックエンド設計への応用(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 超多重RFIDシステムの高位モデル化とバックエンド設計への応用(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 超多重RFIDシステムの高位モデル化とバックエンド設計への応用(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 超多重RFIDシステムの高位モデル化とバックエンド設計への応用(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 超多重RFIDシステムの高位モデル化とバックエンド設計への応用
- TD-CDMAによる輻輳制御を用いたRFIDシステム向けトランスポンダのIC設計と評価(回路設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- TD-CDMAによる輻輳制御を用いたRFIDシステム向けトランスポンダのIC設計と評価(回路設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- TD-CDMAによる輻輳制御を用いたRFIDシステム向けトランスポンダのIC設計と評価(回路設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- TD-CDMAによる輻輳制御を用いたRFIDシステム向けトランスポンダのIC設計と評価(回路設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- RSA暗号用高速べき乗剰余演算器の設計
- RSA暗号用高速べき乗剰余演算器の設計
- RSA暗号用高速べき乗剰余演算器の設計
- 非対称な信号遷移を用いた高速論理回路方式(回路設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- 非対称な信号遷移を用いた高速ダイナミック回路の論理合成手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 非対称な信号遷移を用いた高速ダイナミック回路の論理合成手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 非対称な信号遷移を用いた高速ダイナミック回路の論理合成手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 非対称な信号遷移を用いた高速ダイナミック回路の論理合成手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 非対称な信号遷移を用いた高速論理回路方式(回路設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 非対称な信号遷移を用いた高速論理回路方式(回路設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 非対称な信号遷移を用いた高速論理回路方式(回路設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- パネル討論会 / 並列計算機の実用化・商品化を逡巡させる諸要因とは : その徹底分析と克服 ( 並列処理 シンポジウム JSPP 92 報告)
- マルチPSIにおける並列処理とその評価 - 小粒度高並列オブジェクトモデルに基づくパラダイムについて -
- 産学官連携&大学発ベンチャーシリーズ(2)LSI設計技術の研究からベンチャー起業へ
- 並列推論と知識情報処理--第5世代コンピュ-タプロジェクトの歩み (並列知識情報処理--並列と推論)
- 探索問題の並列化と実行例--詰め碁問題 (並列知識情報処理--並列と推論)