工学系学生のための情報処理集合教育環境の設計と構築
スポンサーリンク
概要
- 論文の詳細を見る
ワークステーションやパーソナルコンピュータ等の小型計算機システムの高性能化に伴い,近年それらを中心とする分散型のシステムが,多くの分野で大型の汎用機を中心とするシステムにとって代わりつつある.大学における一般情報処理教育の環境も例外ではなく,今後の計算機利用形態の高度化を考えると,専用端末でのTSSという形態は機能面,性能面共に不十分であろう.九州工業大学では今回,ワークステーションを中心とする分散型システム構成の集合教育システムを構築し,ほぼ満足すべき結果を得ることができた.本稿では,このシステムの設計と実現を通して,工学系学生に必要な情報処理教育環境の条件,および分散型システム構成により集合教育環境を構築する上での運用面での課題と,その解決法について述べる.特に性能面については,運用中のシステム各部のギングデータを分析することにより,今回の実現方法の効果を確認した.
- 一般社団法人情報処理学会の論文
- 1994-11-15
著者
-
大西 淑雅
九州工業大学 情報工学部
-
有田 五次郎
九州工業大学情報工学部知能情報工学科
-
中山 仁
九州工業大学情報科学センター
-
有田 五次郎
九州工業大学
-
大西 淑雅
九工大情報科学セ
-
大西 淑雅
九州工業大学
-
有田 五次郎
九州産業大学情報科学部
-
末永 正
近畿大学九州工学部
関連論文
- 分散共有メモリの接続を変更可能なPCクラスタ用SWの提案(システムアーキテクチャ)
- ハッシュ空間の複製によるChordの高速化手法の提案と検証(会場B)
- C-4 HW/SW協調動作に対するブロックダイアグラム環境利用に関する一評価(FPGA,C.アーキテクチャ・ハードウェア)
- FPGA/DSPによる協調処理環境の構築
- SHOKE2000:PCI-Based FPGA Cardの開発とその評価
- FPGAを実装したPCIカードによる分散共有メモリ型並列計算機の構築
- 情報駆動学の実現抽象化階層とドメイン・モデリングから見たミドルウェアに関する一考察
- 28pYE-12 e-ラーニングを用いた物理リメディアル教育3(28pYE 物理教育,領域13(物理教育,物理学史,環境物理))
- 24pRC-10 e-ラーニングを用いた物理リメディアル教育2(物理教育,領域13,物理教育,物理学史,環境物理)
- 20pXJ-11 e-ラーニングを用いた物理リメディアル教育(物理教育,領域13,物理教育,物理学史,環境物理)
- 各種プラットフォームにおけるDSMクラスタの性能と拡張性に関する評価
- 各種プラットフォームにおけるDSMクラスタの性能と拡張性に関する評価
- TCP/IPプロトコル処理の高速化に関する評価
- 24pQK-12 実験動画と演習を組み合わせたe-ラーニング教材(24pQK 物理教育,領域13(物理教育,物理学史,環境物理))
- タスク並列処理を用いたソフトウエア分散共有メモリの提案(プロセッサシステムとプログラミング環境)
- 並列処理システムにおける同期のためのオーバーヘッドの削減とスケジューリングについて
- 2000-ARC-139-30 キュー構造プログラムカウンタによる多重投機実行機構
- MPIを対象とした並列処理プログラミング演習環境の構築 (生涯学習と情報教育/一般)
- フリーソフトによるe-ラーニング教材の作成と配布方法の提案
- Moodleを用いた学習支援サービスの利用実績報告
- 高等学校教科「情報」のWebリメディアル学習システム (大学の情報教育/一般)
- MPIを対象とした並列処理プログラミング学習環境の検討 (大学の情報教育/一般)
- ロールプレイングによる言葉かけ学習システムの開発 (大学の情報教育/一般)
- 大学入学生を対象とした高等学校教科「情報」の理解度調査
- 高齢者のコミュニケーションを活性化させるSNSの構築 (次世代情報教育の構築に向けて/一般)
- 児童のための循環型学習コンテンツの開発 (次世代情報教育の構築に向けて/一般)
- ライフサイクルモデルに基づく教育用計算機システムの構築と運用(ユビキタス時代のインターネット/分散システムの構築・運用技術)(システム構築・運用技術)
- 情報駆動学の実現抽象化階層とドメイン・モデリングから見たミドルウェアに関する一考察
- FPGAを実装したPCIカードによる分散共有メモリ型並列計算機の構築
- FPGAを実装したPCIカードによる分散共有メモリ型並列計算機の構築
- 2H-4 PCIカードを用いた共有メモリ制御モジュールの設計
- 九州工業大学情報工学部における教育支援用ネットワーク環境について
- TCPを用いた分散環境のための電子黒板システムとその性能評価
- 分散システムのためのプラットフォーム独立な教育支援システム
- プラットホーム独立分散システム評価ツールによる高速ネットワークの性能計測
- 分散システムとインターネットアプリケーションの性能評価システム
- 2000-DSM-18-6 Linux thin clientを端末とする集合教育用計算機環境の構築
- WWWを用いた受講者支援システムの構築 (知的教育システム研究会(第27回)テーマ:「WWW/情報ネットワークと知的教育システム」および一般)
- UNIXシステムにおけるマイグレーション機能の有効性について
- 大規模集合教育のためのUNIXファイルシステムにおけるファイル使用分析
- 工学系学生のための情報処理集合教育環境の設計と構築
- 分散処理環境におけるネットワークアクセス制限の実現法
- 大学における大規模分散システムの構築(2) : 運用面を重視して
- 大学における大規模分散システムの構築(1) : 利用面を重視して
- 正規トレース集合を用いた並行分散プロセスの合成
- HYPHENクラスタにおける基本プリミティブの設計と実装
- PCクラスタを利用した並列処理環境WinDSE
- ハイブリッドモデル(分散共有メモリ/メッセージパッシング)に基づくクラスタコンピューティング環境の実現
- 分散共有メモリモデルに基づくHPC環境の高性能実装と性能評価
- 協調分散処理のためのマルチキャスト機能をもつTCPの実現と性能評価
- 計算機負荷に応じてジョブを分配する分散システム用利用者シェルの実現
- 建設的タイミング違反方式に基づくALUのHDL設計とその評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 建設的タイミング違反方式に基づくALUのHDL設計とその評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 可変レイテンシパイプライン技術と演算結果再利用技術の併用による演算レイテンシ削減
- 値予測を用いた命令流分割によるエネルギー消費量削減
- 命令冗長性を利用したフォールトトレラントプロセッサ
- 命令冗長性を利用したフォールトトレラントプロセッサ
- 命令冗長性を利用したフォールトトレラントプロセッサ
- 低消費電力プロセッサアーキテクチャ向けクリティカルパス予測器の提案
- 大規模スーパースカラプロセッサ向け命令発行機構
- 大規模スーパースカラプロセッサ向け命令発行機構
- 大規模スーパースカラプロセッサ向け命令発行機構
- 並列プログラミングライブラリPPElibにおける適応型メモリバッファリングの実装と評価(並列処理)
- クラス継承による並列プログラミングライブラリの設計と実装
- Javaベース広域並列処理環境の構築
- 同期操作を隠蔽した並列プログラミングライブラリの実装と評価
- ハードウェア記述言語を用いたマルチキャッシュシステムのモデル化と性能評価
- 分散処理システムを利用した並列処理環境における通信処理の影響
- 書換え可能なLSIによる可変構造型相互結合網の実現法 (並列処理)
- MIMD型並列計算機HYPHEN C-16における性能評価用プログラミングシステム
- MIMD型並列計算機における2進木構造アクセス機構の性能評価
- 階層構造高多重並列計算機実験システムHYPHEN C-16について
- 階層ル-チングバスについて
- プログラマブル論理ICを用いたH-Rバス用スイッチの設計
- FIFOキューを同期手段とする並列プログラムについて(III) : 実行管理機構
- 並列処理マシンHYPHENB-16の実行管理機構
- UNIXネットワークにおける並列実行環境の構築
- FPGA/DSPによる協調処理環境の構築
- FPGA/DSPによる協調処理環境の構築
- コンパイラ最適化レベルのデータ投機実行に与える影響
- 0/1の局所性を利用したデータ値予測機構のハードウエア量削減
- COSMOSプロセッサにおける最適化の一実施例
- COSMOSプロセッサにおける最適化の一実施例
- COSMOSプロセッサにおける最適化の一実施例
- マイクロプロセッサ向け低消費電力アーキテクチャのHDL設計とその評価
- マイクロプロセッサ向けフォールトトレランス技術におけるペナルティ削減
- 遅延故障を考慮したフォールトトレランス技術に基づく低消費電力方式
- 遅延故障を考慮したフォールトトレランス技術に基づく低消費電力方式
- 頻繁な値の局所性を考慮したデータ値予測機構のハードウェア量削減
- COSMOSプロセッサにおける最適化の有効性
- 頻繁な値の局所性を考慮したデータ値予測機構のハードウエア量削減
- COSMOSプロセッサにおける最適化の有効性
- タグビット幅を考慮したデータ値予測機構のハードウエア量削減
- KIT COSMOSプロセッサ : 背景と着想
- KIT COSMOSプロセッサ : 背景と着想
- KIT COSMOSプロセッサ : 背景と着想
- 命令レベル並列プロセッサにおける可変レイテンシパイプラインの効果
- 5H-5 DSPとCPUによるジェスチャ認識プログラムの作成
- FIFOキューを同期手段とする並列プログラムの実行における同期のためのオーバーヘッドの削減について(計算アルゴリズムの基礎理論)
- 2H-5 FPGA/DIMMを実装したPCIカードの作製