単一利得増幅器構成容量比低減型オフセット・利得誤差補償スイッチドキャパシタ積分器
スポンサーリンク
概要
著者
関連論文
-
細胞死を考慮した多値免疫的ネットワーク
-
適応性を有する多値免疫ネットワークとその応用
-
アポトーシスを考慮した免疫的ネットワーク
-
温度センサ回路の特性改善に関する考察
-
マイニング技法を活用した電子カルテ(IZANAMI)のネットワーク可視化
-
マイニング技法を活用した電子カルテ(IZANAMI)のネットワーク可視化
-
ダイレクトコンバージョン方式受信機におけるミキサの設計と解析
-
高性能サンプル・ホールド回路とその応用
-
表面筋電位信号処理LSIのための低電圧・低消費電力・低ノイズ増幅器に関する研究
-
MOS帰還抵抗回路を用いたOTAの広入力レンジ化に関する研究
-
LCタンクを用いたMOS偶高調波ミキサの高利得化に関する研究
-
イーサネットによる非接触形ICカードリーダ/ライタの設計とその応用
-
ニューロンMOSFETを用いた多値ラッチ回路の高性能化
-
高精度バイアス回路によるパワーMOSFETのON抵抗安定化に関する研究
-
低電源電圧・広帯域CMOSアナログ乗算器の設計と2.4GHz RFダウンコンバージョンミキサへの応用
-
A-1-21 コンバイナを用いたCMOSアナログ基本回路の設計 : トランスコンダクタンス増幅器への応用
-
A-1-20 コンバイナを用いたCMOSアナログ基本回路の設計 : 一般式の理論的導出
-
A-1-17 電流モードアナログ-多値コンバータの構成とその解析
-
A-1-16 正帰還差動増幅器を用いた電圧モード多入力MAX、MIN回路の設計
-
FG-MOSFETを用いた低電圧、広入力レンジ多入力アナログ加減算回路の設計と解析
-
寄生バイポーラトランジスタのPN接合を用いたCMOS指数変換回路の設定
-
FG-MOSFETおよびレベルシフト回路を用いた線形領域動作形OTAの構成とその応用
-
FG-MOSFETおよびレベルシフト回路を用いた線形領域動作形OTAの構成
-
VDEC試作によるニューロンMOSトランジスタの評価
-
標準CMOSプロセスによるFG-MOSの特性について
-
多値順序回路の状態割り当て
-
日本ファジィ学会(編), 向殿政男著, 講座ファジィ(4), -ファジィ論理-, ・出版社 日刊工業新聞社, ・発行 1993年3月, ・A5判, 258頁, 4,000円
-
電流モード多値論理回路網に関する一考察(多値論理及びその応用(4))
-
多値多しきい値関数との類似性に着目したユーナリ関数の実現について (多値論理およびその応用)
-
FG-MOSFETを用いた接地形電圧制御線形可変抵抗回路の設計と解析
-
ニューロンMOSダウンリテラル回路の構成と解析
-
νMOSカレントミラーによる多値基本回路の構成
-
VDECにおけるLSI設計環境
-
FPGAを用いたディジタルシステムの教育環境の構築
-
高精度低電圧スイッチトボルテージサンプルホールド回路
-
高精度低電圧スイッチトボルテージサンプルホールド回路
-
スイッチドボルテージ低電圧サンプルホールド回路
-
クロックフィールドスルーとチャネル長変調効果を補償したスイッチドボルテージ サンプル/ホールド回路
-
ホップフィールドネットワークの学習によるNクイーン問題の解法
-
多値論理とファジイ論理のためのニューラルネットワークの応用
-
ホップフィールドネットワークにおける山登り学習法
-
ホップフィールドネットワークの学習とその画像処理における最適化問題への応用
-
スケジューリング問題に対するホップフィールドネットワーク学習を用いた解法
-
ホップフィールドモデルとT-モデル・ニューラルネットワークの解の一意性に関する一考察
-
連続応答ニューロンを用いたホップフィールドニューラルネットワークにおける最急降下法学習とそのシミュレーション
-
運動領域サイズの検出が可能なMST野モデル
-
ULRネットワークを用いたテンポーラルバックプロパゲーションに基づくファジィコントローラ
-
競合作用に基づく多方向運動検出ネットワーク
-
サルの脳における単純型細胞,複雑型細胞に基づく運動方向選択ネットワーク
-
増強学習に基づく適応性をもつULRファジーコントローラ
-
電流モード多値論理回路のLSI設計
-
A-1-3 多入力可変しきい値回路の理論的考察とその応用について
-
シナプス間の相互作用を考慮したニューロンモデル
-
電流モード回路用セルベースライブラリの構築
-
バッファ構成容量比低減型スイッチドキャパシタ積分器
-
クロックフィ-ドスル-補償スイッチドキャパシタデジタル・アナログ変換器
-
MOSFETによる電流モ-ド多値論理回路とその集積化
-
電流モ-ド多値論理回路の一構成法
-
MOS電圧自動同調回路
-
多値ディジットORNSを用いたブロック形16×16ビット乗算器
-
低電圧スイッチドキャパシタ積分器とその応用
-
単位利得リセットによる低電圧SC積分器
-
A-1-2 オフセット利得誤差補償低電圧UGR-SC非反転積分器(A-1.回路とシステム,一般講演)
-
多値ディジットORNSを用いた4進SD数系加算器
-
ニューロンMOSを用いた多入力可変しきい値回路
-
量子化回路による4値SRAMの構成と解析
-
ニューロンMOSトランジスタを用いた多値基本演算回路の設計と解析
-
ベース電流を補償した電流モードアナログ対数変換器
-
オフセット利得誤差補償UGR-SC非反転増幅器
-
差動形電流モード多値論理回路の設計と解析
-
拡大, 縮小検出機能を持つニューロンモデル
-
ニューロンMOSを用いた多値MIN回路と反転回路
-
ニューロンMOSトランジスタのアッテネーション特性を利用した低電圧, 低消費電力, 広レンジ指数変換器
-
冗長数系による4値CMOS乗算器のレイアウト設計
-
係数器付き電流モードCMOSアナログ乗算器とその応用
-
ファジイ推論によるエアモーターの速度制御
-
ORNSを用いた電流モードCMOSの乗算機の構成
-
B細胞の相互作用をもつ免疫的なネットワークによるパターン認識
-
内分泌性を持つニューラルネットワークとその応用
-
A high-accuracy and high-speed MOS four-quadrant analog multiplier
-
生体の免疫応答ネットワークに基づく免疫的なネットワークとその免疫特性
-
スイッチトボルテージ周波数-電圧変換回路
-
低電圧スイッチドキャパシタD/A変換器
-
行列アルゴリズムによる低電圧SC循環型D/A変換器
-
A-1-4 スイッチドボルテージ周波数-電圧変換回路(A-1.回路とシステム,一般講演)
-
時計回り検出機能をもつニューロンモデル
-
内分泌性をもつホップフィールドネットワークとその応用
-
T-モデルニューラルディジタル演算器の構成
-
多値SRAMの構成と解析
-
自己構成能力を持つニューラルA/Dコンバータの設計
-
脳の視覚経路におけるMST野ネットワークモデル
-
超低消費電力CMOS仮想短絡回路とその応用
-
ファジーコントローラのための電流モードCM0Sアナログデファジー回路の設計と解析
-
OTAを用いたCMOS可変抵抗回路の設計とその回路解析
-
Design of low supply voltage adjustable threshold MOS circuits and its application to a four-quandrant analog multiplier
-
トランスコンダクタンス増幅器の入力レンジの拡大化に関する考察
-
単一利得増幅器構成容量比低減型オフセット・利得誤差補償スイッチドキャパシタ積分器
-
クロックフィードスルー,オフセット及び利得誤差の影響を補償したサンプル・ホールド回路
-
オフセット及び利得誤差の影響を補償したバッファ構成スイッチドキャパシタ回路
-
単一利得増幅器を用いた簡単な構成の容量比低減型スイッチドキャパシタ積分器
もっと見る
閉じる
スポンサーリンク