90-nm CMOS 16:1マルチプレクサ(MUX)の高速化と低電力化
スポンサーリンク
概要
著者
関連論文
-
動画像符号化プロセッサの歴史と将来展望(集積回路,エレクトロニクスソサイエティ和文論文誌500号記念論文)
-
動作マージンを拡大した低電力・低リーク90-nm CMOS SRAM(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
-
低消費電力・高速90nm-CMOSクロックドライバ(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
探索窓サイズを動きに追随して適応設定する超高速動きベクトル検出アルゴリズムの開発(映像・画像符号化,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
-
C-12-6 停止条件を適応的に設定する高速動きベクトル検出アルゴリズムと動きベクトル検出回路への適用(C-12.集積回路B(ディジタル),一般講演)
-
ブロックマッチングの停止条件を適応的に設定する高速動きベクトル検出アルゴリズムの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
A-6-4 動きに追随して探索領域サイズを適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(A-6.情報理論,一般セッション)
-
探索領域を適応設定する3階層サブサンプリング動きベクトル検出法(プロセッサ,DSP,画像処理技術及び一般)
-
動きに追随して探索領域のサイズと方向を適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(画像・映像処理,プロセッサ,DSP,画像処理技術及び一般)
-
D-11-6 並列A^2BCS動きベクトル検出アルゴリズムの開発(D-11.画像工学,一般セッション)
-
D-11-5 探索点を削減したA^2BCS動きベクトル検出アルゴリズムとこれを適用したDVFS制御動きベクトル検出プロセッサの開発(D-11.画像工学,一般セッション)
-
DVFS制御向け動きベクトル検出アルゴリズムとこれを適用した動きベクトル検出プロセッサの開発(プロセッサ,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
-
探索窓サイズを動きに追随して適応設定する超高速動きベクトル検出アルゴリズムの開発(映像・画像符号化,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
-
DVFS制御向け動きベクトル検出アルゴリズムとこれを適用した動きベクトル検出プロセッサの開発(プロセッサ,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
-
探索窓サイズを動きに追随して適応設定する超高速動きベクトル検出アルゴリズムの開発(映像・画像符号化,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
-
DVFS制御向け動きベクトル検出アルゴリズムとこれを適用した動きベクトル検出プロセッサの開発(プロセッサ,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
-
C-12-10 書き込みマージンを拡大した90-nm CMOS SRAMの開発(C-12.集積回路,一般セッション)
-
D-11-76 A^2BCS動きベクトル検出アルゴリズムの高速化(D-11. 画像工学,一般セッション)
-
D-11-75 A^2BCS動きベクトル検出アルゴリズムのH.264への搭載(D-11. 画像工学,一般セッション)
-
C-12-1 動作マージンを拡大した低リーク90-nm CMOS SRAM(C-12.集積回路ACD,一般講演)
-
DVFSに向けた高速動きベクトル検出アルゴリズムとこれを適用した低電力動きベクトル検出プロセッサの開発(マルチコア,プロセッサ,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
DVFSに向けた高速動きベクトル検出アルゴリズムとこれを適用した低電力動きベクトル検出プロセッサの開発(マルチコア,プロセッサ, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
ゲートリークの救世主、それはHigh-k!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
ゲートリークの救世主、それはHigh-k!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
動きの変化に追随して探索領域を適応的に決定する超高速サブサンプリング動きベクトル検出アルゴリズム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
-
動きの変化に追随して探索領域を適応的に決定する超高速サブサンプリング動きベクトル検出アルゴリズム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
-
動きの変化に追随して探索領域を適応的に決定する超高速サブサンプリング動きベクトル検出アルゴリズム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
-
C-12-5 90-nm CMOS動きベクトル検出回路の低電力化(C-12.集積回路B(ディジタル),一般講演)
-
低電力・高速90nm-CMOSクロック回路の開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
低電力・高速90nm-CMOSクロック回路の開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
低電力90-nm CMOS動きベクトル検出プロセッサの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
低電力90-nm CMOS動きベクトル検出プロセッサの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
低消費電力・高速90nm-CMOSクロックドライバ(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
低消費電力・高速90mm-CMOSクロックドライバ
-
C-12-9 8-bit 90-nm CMOS桁上げ先見加算回路の低リーク電流化と高速化(C-12. 集積回路B(ディジタル), エレクトロニクス2)
-
帯状探索窓を採用して探索点を削減した超高速動きベクトル検出アルゴリズム(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
-
帯状探索窓を採用して探索点を削減した超高速動きベクトル検出アルゴリズム(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
-
帯状探索窓を採用して探索点を削減した超高速動きベクトル検出アルゴリズム(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
-
サブ50nm時代の切り札SOI : SOIがBulkに勝てる技術はこれだ!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
サブ50nm時代の切り札SOI : SOIがBulkに勝てる技術はこれだ!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
A-6-11 動きに追随して探索領域のサイズと方向を適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(A-6. 情報理論,一般セッション)
-
C-12-3 読み出し・書き込みマージンを拡大するSRAMワード線ドライバ(メモリ技術,C-12.集積回路,一般セッション)
-
マルチメディアにむけた動画像符号化プロセッサの開発の歴史と将来展望(学生・若手研究会)
-
マルチメディアにむけた動画像符号化プロセッサの開発の歴史と将来展望
-
D-11-77 高速動画像動きベクトル検出アルゴリズム(D-11. 画像工学,一般セッション)
-
適応的に処理回数を最小化する高速動きベクトル検出(ME)アルゴリズムとこれを適用した低消費電力CMOS ME回路の開発(VLSI回路,デバイス技術(高速,低電圧,低電力))
-
適応的に処理回数を最小化する高速動きベクトル検出(ME)アルゴリズムとこれを適用した低消費電力CMOS ME回路の開発(VLSI回路,デバイス技術(高速,低電圧,低電力))
-
高速改良中断法動きベクトル検出アルゴリズムと低消費電力CMOS動きベクトル検出回路の開発(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
-
高速改良中断法動きベクトル検出アルゴリズムと低消費電力CMOS動きベクトル検出回路の開発(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
-
高速改良中断法動きベクトル検出アルゴリズムと低消費電力CMOS動きベクトル検出回路の開発(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
-
C-12-12 3ステップ動きベクトル検出向け弱反転層動作CMOS差分絶対値和回路(C-12.集積回路B(ディジタル))
-
ブロックマッチングの停止条件を適応的に設定する高速動きベクトル検出アルゴリズムの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
D-11-24 最適な動きベクトルを検出するために必要なブロックマッチング回数を適応的に最小とする高速動き検出アルゴリズム(D-11. 画像工学A(画像基礎・符号化), 情報・システム2)
-
マルチステップ中断法動きベクトル検出アルゴリズムとこれを適用した低消費電力CMOS差分絶対値和回路の開発(プロセッサ,DSP,画像処理技術及び一般)
-
探索領域を適応設定する3階層サブサンプリング動きベクトル検出法(プロセッサ,DSP,画像処理技術及び一般)
-
マルチステップ中断法動きベクトル検出アルゴリズムとこれを適用した低消費電力CMOS差分絶対値和回路の開発(プロセッサ,DSP,画像処理技術及び一般)
-
探索領域を適応設定する3階層サブサンプリング動きベクトル検出法(プロセッサ,DSP,画像処理技術及び一般)
-
マルチステップ中断法動きベクトル検出アルゴリズムとこれを適用した低消費電力CMOS差分絶対値和回路の開発(プロセッサ,DSP,画像処理技術及び一般)
-
マルチステップ中断法動きベクトル検出アルゴリズムとこれを適用した低消費電力CMOS差分絶対値和回路の開発(プロセッサ,DSP,画像処理技術及び一般)
-
探索領域を適応設定する3階層サブサンプリング動きベクトル検出法(プロセッサ,DSP,画像処理技術及び一般)
-
D-11-39 3階層ブロックマッチング動きベクトル検出アルゴリズム(D-11.画像工学A)
-
低電力90-nm CMOS SRAMの開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
低電力90-nm CMOS SRAMの開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
動作マージンを拡大した低電力・低リーク90-nm CMOS SRAM (コンシューマエレクトロニクス)
-
AS-2-4 低消費電力・低リーク電流90-nm CMOS平方根回路の開発(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
-
低消費電力・低リーク電流CMOS平方根回路(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
低消費電力・低リーク電流CMOS平方根回路(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
MPEG2対応CMOSDCT/IDCT専用LSI
-
MPEG2用130mW2次元DCT/IDCTプロセッサ
-
SC-11-9 高速・低電力CMOS LSIに向けた動的制御可能な電圧レベル変換回路(SVL)(SC-11.新概念VLSI : 先進アーキテクチャ,新回路,デバイス技術)
-
待機時、動作時電圧レベルを適応的に可変する電圧レベル変換(SVL)回路を適用した高速・低電力SRAMの設計・試作・評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
待機時、動作時電圧レベルを適応的に可変する電圧レベル変換(SVL)回路を適用した高速・低電力SRAMの設計・試作・評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
AS-2-3 低電力化と高速化90-nm CMOSクロックドライバの開発(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
-
AS-2-1 低消費電力・低リーク電流90-nm CMOS SRAMの開発(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
-
低消費電力・低リーク電流90-nm CMOSクロックドライバ(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
-
C-12-10 SVL回路を適用した低リーク電流8ビット90-nm CMOS桁上げ伝播加算回路の設計(C-12. 集積回路B(ディジタル), エレクトロニクス2)
-
C-12-8 90-nm CMOSクロックドライバの低電力化と高速化(C-12. 集積回路B(ディジタル), エレクトロニクス2)
-
C-12-7 CMOS桁上げ先見加算回路の低電力化と高速化(C-12.集積回路B(ディジタル))
-
C-12-6 乗算回路向けCMOS部分積生成回路の低電力化と高速化(C-12.集積回路B(ディジタル))
-
C-12-5 ファンアウト数が極めて大きなCMOSディジタル集積回路の低電力化と高速化(C-12.集積回路B(ディジタル))
-
貫通電流の削減によるCMOSディジタル集積回路の消費電力と遅延時間の最小化技術(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
-
貫通電流の削減によるCMOSディジタル集積回路の消費電力と遅延時間の最小化技術(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
-
C-12-7 SVL回路を適用した低リーク電流180-nm CMOS SRAMの設計(C-12. 集積回路B(ディジタル), エレクトロニクス2)
-
90-nm CMOS 16 : 1 マルチプレクサ (MUX) の高速化と低電力化(低消費 LSI-1, システムオンシリコン設計技術並びにこれを活用した VLSI)
-
電圧レベル変換 (SVL) 回路を適用した低リーク 90-nm CMOS SRAM(低消費 LSI-1, システムオンシリコン設計技術並びにこれを活用した VLSI)
-
180-nm CMOS クロックドライバの低電力化と高速化(低消費 LSI-1, システムオンシリコン設計技術並びにこれを活用した VLSI)
-
90-nm CMOS 16 : 1 マルチプレクサ (MUX) の高速化と低電力化(低消費 LSI-1, システムオンシリコン設計技術並びにこれを活用した VLSI)
-
電圧レベル変換 (SVL) 回路を適用した低リーク 90-nm CMOS SRAM(低消費 LSI-1, システムオンシリコン設計技術並びにこれを活用した VLSI)
-
180-nm CMOS クロックドライバの低電力化と高速化(低消費 LSI-1, システムオンシリコン設計技術並びにこれを活用した VLSI)
-
90-nm CMOS 16:1マルチプレクサ(MUX)の高速化と低電力化
-
90-nm CMOS 16:1マルチプレクサ(MUX)の高速化と低電力化
-
0.13-μm CMOS,10-Gbps,16:1低電力マルチプレクサ(MUX)(回格技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
-
サブ100-nmディジタルLSIの低消費電力技術(VLSI一般 : ISSCC2004特集)
-
D-11-40 デュアル閾値を適用した高速中断法動きベクトル検出アルゴリズム(D-11.画像工学A)
-
A-4-12 周辺マクロブロックの動きベクトルの一致を背景と見なし探索を中止する超高速帯状探索窓動きベクトル検出アルゴリズム(A-4.信号処理,一般セッション)
-
SC-11-10 サブ100-nm CMOSディジタル集積回路対応ゲートトンネルリーク電流削減技術(SC-11.新概念VLSI : 先進アーキテクチャ,新回路,デバイス技術)
-
C-12-8 10-Gbps 16:1 CMOSマルチプレクサの低電力化と高速化(C-12.集積回路B(ディジタル))
-
帯状探索窓を採用した超高速動きベクトル検出アルゴリズムとこれを適用した低電力90nm-CMOS動きベクトル検出アレイ(低電圧/低消費電力技術,新デバイス・回路とその応用)
-
帯状探索窓を採用した超高速動きベクトル検出アルゴリズムとこれを適用した低電力90nm-CMOS動きベクトル検出アレイ(低電圧/低消費電力技術,新デバイス・回路とその応用)
-
D-11-38 動きに追随して探索領域のサイズと方向を適応的に決定するSHV向け動きベクトル検出アルゴリズム(D-11.画像工学,一般セッション)
もっと見る
閉じる
スポンサーリンク