渡辺 重佳 | 情報工学科
スポンサーリンク
概要
関連著者
-
渡辺 重佳
情報工学科
-
渡辺 重佳
湘南工科大学大学院工学研究科
-
渡辺 重佳
湘南工科大学工学部情報工学科
-
渡辺 重佳
湘南工科大学
-
玉井 翔人
湘南工科大学情報工学科
-
菅野 孝一
湘南工科大学工学部情報工学科
-
玉井 翔人
湘南工科大学大学院電気情報工学専攻
-
玉井 翔人
湘南工科大学大学院 電気情報工学専攻
-
菅野 孝一
湘南工科大学大学院工学研究科電気情報工学専攻
-
林 隆程
湘南工科大学大学院工学研究科
-
渡辺 重佳
湘南工科大学 工学部 情報工学科
-
小玉 貴大
湘南工科大学工学部情報工学科
-
廣島 佑
湘南工科大学工学部情報工学科
-
菅野 孝一
湘南工科大学情報工学科
-
小玉 貴大
湘南工科大学大学院工学研究科
-
小玉 貴大
湘南工科大学
-
三浦 康之
湘南工科大学
-
三浦 康之
湘南工科大
-
三浦 康之
情報工学科
-
三浦 康之
独立行政法人通信総合研究所
-
三浦 康之
東邦大学医療センター大森病院一般・消化器外科
-
林 隆程
湘南工科大学大学院電気情報工学専攻
-
加藤 翔
東北大学大学院情報科学研究科
-
加藤 翔
湘南工科大学工学部情報工学科
-
加藤 翔
公立はこだて未来大学
-
加藤 翔
湘南工科大学 工学部 情報工学科
-
福田 佑貴
湘南工科大学工学部情報工学科
-
廣島 佑
大井電気株式会社
-
加藤 渉
湘南工科大学
-
林 隆程
湘南工科大学工学部情報工学科
-
藤田 大地
湘南工科大学
-
柏木 文徳
湘南工科大学
-
金子 昌弘
湘南工科大学工学部情報工学科
-
横田 智広
(株)DNPエル・エス・アイ・デザイン
-
大谷 真
湘南工科大学情報工学科
-
鶴窪 淳
湘南工科大学大学院電気情報工学専攻
-
高野 誠一
湘南工科大学
-
松原 裕人
湘南工科大学
-
日下 真士
湘南工科大学工学部情報工学科
-
的山 和也
湘南工科大学工学部情報工学科
-
鈴木 正人
湘南工科大学大学院工学研究科
-
大谷 真
湘南工科大学
-
金子 昌弘
湘南工科大学大学院電気情報工学専攻
-
的山 和也
湘南工科大学大学院
-
茂手木 貴彦
東京農工大学大学院情報工学専攻
-
鈴木 正人
湘南工科大学
-
菅野 孝一
小糸工業(株)
-
日下 真士
湘南工科大学
-
大谷 真
湘南工科大 大学院工学研究科
-
鈴木 良輔
湘南工科大学大学院電気情報工学専攻
-
許 智杰
湘南工科大学情報工学科
-
菅野 孝一
小糸工業(株)
-
大谷 真
湘南工科大
著作論文
- 一層型FinFET,積層型FinFETを用いたシステムLSIのパターン面積の比較
- 一層型SGT,積層型SGTを用いたシステムLSIのパターン面積の比較検討
- 3L-4 スピントランジスタを用いた積層型NAND MRAMの検討(論理・物理設計技術,学生セッション,アーキテクチャ)
- 半導体メモリの過去40年の歴史と将来展望(シリコン材料・デバイス,エレクトロニクスソサイエティ和文論文誌500号記念論文)
- 積層方式NAND構造1トランジスタ型FeRAMの設計法の検討(低電圧/低消費電力技術、新デバイス・回路とその応用)
- 積層方式NAND構造1トランジスタ型FeRAMの設計方法の検討(メモリ技術)
- SGTによるシステムLSIのパターン面積縮小効果の検討
- ユニバーサルメモリを目指した積層型NAND MRAMの検討(低電圧/低消費電力技術、新デバイス・回路とその応用)
- スピントランジスタを用いた積層型NAND MRAMの設計法の検討(メモリ技術)
- ユニバーサルメモリを目指した積層型NOR MRAMの検討
- 積層方式NAND構造1トランジスタ型FeRAMの設計法
- 3L-7 積層方式NAND構造1トランジスタ型FeRAMの検討(論理・物理設計技術,学生セッション,アーキテクチャ)
- FinFETを用いたDTMOS(FinFET型DTMOS)の提案
- C-12-69 FinFET型DTMOSを用いたシステムLSI設計法の提案(C-12.集積回路,一般セッション)
- ユニバーサルメモリを目指した積層型NAND MRAMの検討(低電圧/低消費電力技術、新デバイス・回路とその応用)
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路の設計法
- 6ZD-1 並列計算機Ships1のノード間結合装置の構築(ネットワークと専用アーキテクチャ,学生セッション,アーキテクチャ)
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路の設計法(低電圧/低消費電力技術,新デバイス・回路とその応用)
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路の設計法(デバイス,低電圧/低消費電力技術,新デバイス・回路とその応用)
- スピントランジスタを用いた積層型NOR MRAMの検討(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- スピントランジスタを用いた積層型NOR MRAMの検討(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- スピントランジスタを用いた積層型NOR MRAMの検討(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 新型メモリの将来展望とそのBiCS 型積層化に関する検討
- 6M-5 一層型FinFET、積層型FinFETを用いたシステムLSIのパターン面積の比較(計算機システム,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- 1L-1 Cell Broadband EngineによるPSO演算の実験、検証(メニーコア・並列ソフトウェア,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- 酸化物導電膜チャネルを用いた積層型FeRAMの検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 酸化物導電膜チャネルを用いた積層型FeRAMの検討(エマージングメモリ,低電圧/低消費電力技術,新デバイス・回路とその応用)
- ユニバーサルメモリを目指した積層型MRAMの検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- ユニバーサルメモリを目指した積層型MRAMの検討(エマージングメモリ,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 一層型FinFET, 積層型FinFETを用いたシステムLSIのパターン面積の比較
- 4ZC-2 MPEG-4並列圧縮システムの実装におけるVMwareの利用(社会システムとWeb(1),学生セッション,ネットワーク,情報処理学会創立50周年記念)
- 2L-8 直接結合型クラスタ並列計算機のネットワークインターフェイスにおけるメモリモデルの検討.(並列システムソフトウェア,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- 6M-6 一層型SGT、積層型SGTを用いたシステムLSIのパターン面積の比較検討(計算機システム,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- 積層方式NAND構造1トランジスタ型FeRAMの設計方法(若手研究会)
- 積層型MRAMの設計法(若手研究会)
- A-3-4 サブスレッショルド領域で動作するDTMOS動作方式を適応した低消費電力LSIの検討(A-3.VLSI設計技術,一般セッション)
- 3次元トランジスタを用いたシステムLSIのパターン面積の見積もり(若手研究会)
- 2T-5 積層型NAND FeRAMの検討(論理・物理設計,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- 積層方式NAND構造1トランジスタ型FeRAMの設計法の検討(低電圧/低消費電力技術、新デバイス・回路とその応用)
- 6ZA-4 多対多動画配信システムにおけるSNMPを用いたネットワーク構造把握法に関する検討(システム蓮用・管理(2),学生セッション,ネットワーク,情報処理学会創立50周年記念)
- RC-006 階層型相互結合網TESHにおける適応型ルーティングのハードウェアコストに関する検討(ハードウェア・アーキテクチャ,査読付き論文)
- RC-005 Turnモデルに基づく二次元トーラス網の適応型ルーティング(ハードウェア・アーキテクチャ,査読付き論文)
- 2T-7 ブロックソートのPNG圧縮への応用に関する検討(圧縮・復元,学生セッション,人工知能と認知科学)
- 2T-6 積層型NOR MRAMの検討(論理・物理設計,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- 6M-4 ダブルゲート型トランジスタを用いたシステムLSIの設計法(計算機システム,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
- 2トランジスタ型メモリセルを用いた積層方式NAND構造FeRAMの設計法
- 4A-6 積層型高速低コストNAND FeRAM/MRAMの検討(設計・検証技術,一般セッション,アーキテクチャ,情報処理学会創立50周年記念)
- 3L-6 積層化した3次元型トランジスタを用いたシステムLSIの設計法(論理・物理設計技術,学生セッション,アーキテクチャ)
- 酸化物導電膜チャネルを用いた積層型FeRAMの設計法
- SGTと平面型トランジスタを用いたスタンダードセルのパターン面積の比較検討
- システムLSI の低消費電力化, 高密度化の現状と将来展望
- 三次元型トランジスタを用いた各種回路構成の論理回路のパターン面積の縮小効果の検討
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路のパターン面積の検討
- 低消費電力型デバイスを用いたシステムLSIの設計法(ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- 3次元型トランジスタを用いた各種回路構成の論理回路のパターン面積の縮小効果の検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 3次元型トランジスタを用いた各種回路構成の論理回路のパターン面積の縮小効果の検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 平面型トランジスタ,SGTを用いたスタンダードセルのパターン面積の比較検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路のパターン面積の検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路のパターン面積の検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 平面型トランジスタ,SGTを用いたスタンダードセルのパターン面積の比較検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 相変化チャネルトランジスタを用いた積層型NOR PRAMの設計(ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- 積層方式Chain構造PRAMの設計法(プロセス・デバイス・回路シミュレーション及び一般)
- 積層方式Chain構造PRAMの読出し方法(要素技術,集積回路とアーキテクチャの協創〜ノーマリオフコンピューティングによる低消費電力化への挑戦〜)
- 相変化チャネルトランジスタを用いた積層型NOR PRAMの検討
- 2トランジスタ型メモリセルを用いた積層方式NAND構造FeRAMの設計法
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路とパターン面積の検討(再構成デバイス,FPGA応用及び一般)
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路とパターン面積の検討(再構成デバイス,FPGA応用及び一般)
- MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路とパターン面積の検討(再構成デバイス,FPGA応用及び一般)
- SGTとFinFETを用いた論理回路のパターン面積の比較検討(プロセス・デバイス・回路シミュレーション及び一般)