小池 汎平 | 電子技術総合研究所
スポンサーリンク
概要
関連著者
-
小池 汎平
電子技術総合研究所
-
田中 英彦
東京大学工学部
-
小池 汎平
東京大学工学部
-
小池 汎平
東京大学 工学部
-
田中 英彦
東京大学 工学部
-
田中 英彦
東京大学 大学院工学系研究科
-
田中 英彦
東京大学 情報工学専攻
-
島田 健太郎
東京大学工学部電気工学科
-
舘村 純一
東京大学工学部電気工学科
-
小池 汎平
電子技術総合研究所情報アーキテクチャ部
-
清水 剛
株式会社富士通研究所
-
清水 剛
米国富士通研究所
-
清水 剛
株式会社富士通研究所IT.システム研究所
-
高橋 栄一
東京大学工学部電気工学科
-
小池 汎平
産業技術総合研究所情報処理研究部門
-
日高 康雄
東京大学工学部電気工学科
-
中田 秀基
電子技術総合研究所
-
山口 善教
電子技術総合研究所
-
中田 秀基
東京大学工学部
-
山口 喜教
電子技術総合研究所
-
児玉 祐悦
電子技術総合研究所情報アーキテクチャ部
-
山口 喜教
電子技術総合研究所情報アーキテクチャ部
-
児玉 祐悦
電子技術総合研究所
-
荒木 拓也
東京大学工学系研究科:(現)nec C&cメディア研究所
-
児玉 祐悦
産業技術総合研究所情報技術研究部門
-
山名 早人
電子技術総合研究所情報アーキテクチャ部
-
下山 健
東京大学 工学部
-
島田 健太郎
東京大学 工学部
-
清水 剛
東京大学 工学部
-
山名 早人
電子技術総合研究所
-
坂根 広史
電子技術総合研究所情報アーキテクチャ部
-
坂根 広史
産業技術総合研究所情報処理研究部門
-
日高 康雄
東京大学 工学部
-
坂根 広史
電子技術総合研究所
-
清水 剛
東京大学工学部電気工学科
-
佐藤 充
東京大学工学系研究科
-
高橋 栄一
東京大学 工学部
-
片下 敏宏
産業技術総合研究所
-
佐谷野 健二
科学技術振興事業団
-
甲村 康人
株式会社創夢
-
片下 敏宏
株式会社カーネル
-
吉田 実
東京大学工学部電気工学科
-
村上 聡
Nttデータ通信株式会社
-
白木 長武
東京大学工学部電気工学科
-
馬場 恒彦
東京大学工学系研究科
-
荒木 拓也
東京大学 工学部
-
高瀬 亮
東京大学工学系研究科
-
許 魯
東京大学 工学部
-
弓場 敏嗣
電気通信大学大学院情報システム学研究科
-
坂井 修一
東京大学大学院工学系研究科
-
田中 英彦
東京大学大学院工学系研究科
-
戸田 賢二
電子技術総合研究所
-
弓場 敏嗣
電気通信大学
-
田中 英彦
東大 工学部
-
戸田 賢二
産業技術総合研究所情報技術研究部門
-
佐藤 充
東京大学 工学部
-
建部 修見
電子技術総合研究所
-
建部 修見
筑波大学計算科学研究センター
-
元岡 達
東京大学工学部電気工学科
-
村上 聡
東京大学工学部
-
馬場 恒彦
東京大学 工学部
-
建部 修見
筑波大 大学院システム情報工学研究科
-
下山 健
東京大学工学部
-
林 国輝
東京大学 工学部
-
山本 敬
東京大学 工学部
-
高瀬 亮
東京大学工学部
-
渡辺 正泰
東京大学 工学部
-
高瀬 亮
東京大学 工学部
-
元岡 達
東京大学
-
山内 宗
東大 工学部
-
田中 英彦
東京大学
-
戸田 賢二
電子技術総合研究所所
-
元岡 達
東京大学工学部教授
-
小池 汎平
東京大学大学院工学系研究科情報工学専門課程
-
勝亦 章善
富士通
-
吉田 実
東京大学 工学部
-
許 魯
東京大学工学部
-
小池 汎平
東大 工学部
-
渡辺 正泰
東京大学工学系研究科
-
勝亦 章善
富士通株式会社
-
坂井 修一
東京大学大学院 情報理工学系研究科
著作論文
- ICOTone : 音楽情報認識ユニットninoru
- 複合粒度アーキテクチャ上での並列実行方式
- PIE64の通信機能の測定
- 並列計算機PIE64の通信機能の評価
- 大容量FPGAの応用によるマルチプロセッサエミュレーションシステムの開発
- 大容量FPGAの応用によるマルチプロセッサエミュレーションシステムの開発
- ウェーブフロント型並列処理における分散メモリ型並列計算機の通信機構の評価 (並列処理)
- マルチグレイン並列化コンパイラにおける臨界投機実行の効果について
- マルチグレイン並列化処理における臨界投機実行の適用
- 並列計算機PIE64における Committed-choice型言語Flengの負荷分散手法
- Committed-Choice型言語Flengにおける静的負荷分割のPIE64上での実装および評価
- ゴールの融合によるCommitted-Choice型言語Flengの最適化
- PIE64におけるCommitted-Choice型言語flengの動的粒度制御のためのコンパイル手法
- flengの動的粒度制御のための静的解析手法
- データフロー解析に基づくCommitted-Choice型言語Flengの静的負荷分割
- データフロー解闘斤に基づくCommitted Choice型言語のスヶジューリング
- 高並列推論エンジンPIE64研究経過報告 : ソフトウェア
- Committed-Choice型言語Flengにおける静的粒度制御手法
- Committed Choice型言語Flengにおけるサスペンドコストの削減
- 疑似並列エミュレータによる単一参照アノテーションの評価
- FLENGの中間言語とエミュレータの実装
- 推論プロセッサUNIRED IIの命令セットの概要
- FLENGコンパイラの最適化処理
- FLENGコンパイラとその抽象化コード
- レジスタウィンドウにおける高速タスクスイッチング手法の実現
- 高並列推論エンジンPIE64研究経過報告-ハードウェア-
- 並列推論マシン PIE64 の 相互結合網の作製および評価 (並列処理)
- PIE64の相互結合網の電気的特性の評価
- PIE64のネットワークメンテナンス,ホストインタフェース,クロック分配機構 : タコ
- PIE64の相互結合網ハードウェアの詳細
- PIE64における推論ユニットの概要
- PIE64の実装設計の概要
- PIE64の相互結合網の構成法
- 並列推論マシンPIE64の高性能相互結合網〔英文〕
- バンバン粒度制御:高並列汎用処理における最適粒度制御
- レジスタウィンドウを用いたマルチスレッドプロセッサの設計
- 並列推論エンジンPIE64の要素プロセッサUNIRED-IIの並列プログラムでの評価
- レジスタウィンドウを用いた高速マルチスレッドアーキテクチャの検討
- Committed-Choice型言語Flengによる並列数式処理
- データフロートレーサによる並列論理型言語Flengのパフォーマンスデバッギング
- データフロートレーサによる並列論理型言語Flengのパフォーマンスデバッギング
- マルチウインドウデバッガ HyperDEBU における細粒度高並列プログラムの実行のデータフローの視覚化
- 逐次プログラムの投機並列実行を行なう中間コードインタプリタの構成法
- 投機的 制御/データ依存グラフとJava Jog-time Analyzer : Java Virtual Accelerator実現へ向けての予備評価
- 臨界投機実行のWWW情報検索への応用
- 動的負荷分散を行う相互結合網の構成
- 高並列プログラムのパフォーマンス・デバッギング・ツールpaf
- 並列論理型言語FlengのデバッガHyperDEBUにおける視覚化支援機能
- 並列論理型言語FlengのマルチウインドウデバッガHyperDEBU (並列処理)
- 並列論理型言語FlengのマルチウインドウデバッガHyperDEBU
- 実行プロファイルに基づくコミッティッドチョイス型言語の静的負荷分割手法 (並列処理)
- 並列論理型言語FlengのデバッガHyperDEBUのトップレベルウィンドウ
- 並列論理型言語FlengのデバッガHyperDEBUにおける入出力トレ-ス
- 並列論理型言語Flengのマルチウインドウ・デバッガHyperDEBU
- 投機的データフローモデルに基づく並列化エミュレーションの検討
- 動的情報収集機構および投機実行支援機構を備えたチップマルチプロセッサに関する検討
- 1.第五世代プロジェクトにおける計算機アーキテクチャの研究をふりかえって (第五世代コンピュータプロジェクトの成果と残された課題)
- 推論プロセッサUNIREDII : プロセッサ・アーキテクチャの評価 (並列処理)
- 推論プロセッサUNIRED II : プロセッサ・アーキテクチャの評価
- 推論プロセッサUNIRED II : シミュレーションによる性能評価
- 推論プロセッサUNIREDII : 専用命令セットの実現
- 推論プロセッサUNIRED IIの多重コンテクスト処理
- 並列推論マシンPIE64の推論プロセッサUNIREDの概要
- PIE64のゴール間同期/分散ガベージコレクション支援機構
- PIE64上でのFLENG実行方式
- PIE64のネットワーク・インタフェス・プロセッサの概要
- 高並列推論エンジン実験環境PIEEEの概要
- 並列推論マシンPIE64における拡張デレファレンス機構
- PIE64のネットワーク・インタフェス・プロセッサのシミュレーションによる性能評価
- PIE64のネットワーク・インタフェス・プロセッサのハードウェア構成
- 並列オブジェクト指向言語Fleng++によるユーザインタフェースの構築
- 分散メモリ環境でのガベージコレクションに関する考察
- PIE64の並列処理管理カーネルにおけるスケジューリング,負荷分散の検討
- PIE64の並列処理管理カーネルのアーキテクチャ (並列処理)
- PlE 64の並列処理管理カーネルのアーキテクチャ
- PIE64の推論ユニットのハードウェア
- 並列推論エンジンPIE64の概要〔英文〕
- 分散メモリ上でのジェネレーションスキャベンジングGC
- 単一参照アノテーションを用いた論理型言語プログラムの最適化コンパイル
- 並列推論マシンPIE64の全体構成