2.4 耐ソフトエラー再構成可能アーキテクチャ(第2章:放射線によるソフトエラー,<特集>ディペンダブルVLSIシステム)
スポンサーリンク
概要
著者
関連論文
-
メディア処理向け再構成可能アーキテクチャでの動画像復号処理の実現(VLSI設計技術とCAD)
-
柔軟な信頼性を実現する粗粒度再構成可能アーキテクチャの検討(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
-
柔軟な信頼性を実現する粗粒度再構成可能アーキテクチャの検討(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地-)
-
M-048 雛型を用いた携帯電話向けUser Interfaceシステムの開発(ユビキタス・モバイルコンピューティング,一般論文)
-
柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
-
C-12-34 動的再構成ロジックLSIの開発(2)
-
C-12-33 動的再構成ロジックLSIの開発(1)
-
A-3-8 Bach C 言語による Ogg Vorbis デコーダの VLSI 化設計
-
確率的動作モデルを用いたオシレータベース物理乱数生成器の設計手法
-
柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
-
柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
-
2005年の組込みプロセッサ像 (パネルディスカッション)
-
2005年の組込みプロセッサ像 (パネルディスカッション)
-
2005年の組込みプロセッサ像 (パネルディスカッション)
-
高時間分解能を実現するSETパルス幅測定回路の提案(ディペンダブル設計,物理設計及び一般)
-
透過減衰を考慮した無線ホームネットワーク向け位置推定
-
柔軟な信頼性を実現する粗粒度再構成可能アーキテクチャの検討(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
-
レイアウトを考慮した基板バイアスクラスタリング手法(低消費電力設計,システムオンシリコンを支える設計技術)
-
サブスレッショルド回路における基板バイアスを考慮したトランジスタのばらつきモデリングとリングオシレータを用いた検証(低消費電力設計,システムオンシリコンを支える設計技術)
-
基板バイアス印加レイアウト方式の面積効率と速度制御性の評価(低消費電力設計,信号処理,LSI,及び一般)
-
基板バイアス印加レイアウト方式の面積効率と速度制御性の評価(低消費電力設計,信号処理,LSI,及び一般)
-
基板バイアス印加レイアウト方式の面積効率と速度制御性の評価(低消費電力設計,信号処理,LSI,及び一般)
-
画像メディアが伝えるもの
-
機能合成における変数のビット幅最適化手法
-
A-20-13 文字重心位置を利用した文字ストローク自動補正手法の検討(A-20.スマートインフォメディアシステム,一般講演)
-
動作レベルのC記述に基づく高位合成・検証手法と開発事例
-
動的再構成可能アーキテクチャによる故障回避機構の定量的信頼性評価(信頼性,非同期)
-
不完全ネストループに対するループパイプライン(暗号と高位設計,システムオンシリコンを支える設計技術)
-
4-1 再構成可能ディペンダブルVLSIプラットホーム(4.次世代に向けてのシステムLSI,転換期に来たシステムLSI技術と将来への展望)
-
中性子起因SEMTの電源電圧及び基板バイアス依存性測定(ディペンダブル設計(2),デザインガイア2012-VLSI設計の新しい大地-)
-
動的部分再構成による故障回避に関する一考察(高信頼性と画像認識,デザインガイア2012-VLSI設計の新しい大地-)
-
中性子起因SEMTの電源電圧及び基板バイアス依存性測定(デイペンダブル設計(2),デザインガイア2012-VLSI設計の新しい大地-)
-
2.4 耐ソフトエラー再構成可能アーキテクチャ(第2章:放射線によるソフトエラー,ディペンダブルVLSIシステム)
-
確率的動作モデルを用いたオシレータベース真性乱数生成回路のワーストケース設計手法(回路設計,システムオンシリコンを支える設計技術)
-
動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャの検討(リコンフィギャラブルアーキテクチャ/デバイス,リコンフィギャラブルシステム,一般)
-
低電源電圧におけるフリップフロップの故障モードの解析(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
-
不完全ネストループに対するループパイプライン
-
再構成可能ディペンダブルVLSIプラットホーム
-
中性子起因SEMTの電源電圧及び基板バイアス依存性測定
もっと見る
閉じる
スポンサーリンク