MOSFETの動作周波数限界を超えるCMOS周波数分周器(回格技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
スポンサーリンク
概要
- 論文の詳細を見る
最大発振周波数を超える周波数で周波数分周器を動作させる場合、最大発振周波数付近の出力周波数で動作させる必要がある。この場合、回路の動作は寄生成分の影響を大きく受ける。この論文では、寄生成分を減少させるために、レイアウト構造を最適化し、性能を向上させる手法について述べる。性能を確認するために、5層メタル、ゲート長0.2μmのCMOSプロセスを用いて実際にチップ試作を行った。測定結果により、電源電圧1.0 v、消費電力10.1mWのときに、最大・最小動作周波数がそれぞれ52.7GHz、55.9GHzを実現で来ていることを確認した。
- 社団法人電子情報通信学会の論文
- 2004-12-10
著者
-
藤島 実
東京大学新領域創成科学研究科:東京大学工学系研究科
-
山本 憲
東京大学大学院新領域創成科学研究科
-
山本 憲
東京大学新領域創成科学研究科
-
藤島 実
東京大学大学院工学系研究科:東京大学大学院新領域創成科学研究科
-
藤島 実
東京大学工学部
-
藤島 実
東京大学新領域創成科学研究科
-
Fujishima Minoru
Hiroshima University
-
Fujishima Minoru
Department Of Information And Communication Engineering University Of Tokyo
関連論文
- C-12-13 4.8GHz CMOSパルス注入同期型周波数逓信器(C-12. 集積回路BC(クロック・発振器),一般セッション)
- 7%のチューニングレンジを持つ76GHzCMOS電圧制御発振器(アナログ・デジアナ・センサ,通信用LSI)
- C-12-21 58.8/39.2GHzデュアルモードCMOS周波数分周器(C-12.集積回路C(アナログ),一般講演)
- インピーダンスバランス法を用いたオンチップインダクタの評価(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- インピーダンスバランス法を用いたオンチップインダクタの評価
- 7%のチューニングレンジを持つ76GHz CMOS電圧制御発振器 (情報センシング)
- 49mW 5Gbps CMOS 60GHz無線通信パルスレシーバ(低電圧/低消費電力技術、新デバイス・回路とその応用)
- 14GHzの帯域を持つ63GHz 36mW CMOS差動低雑音増幅器(低電圧/低消費電力技術、新デバイス・回路とその応用)
- SA-1-5 カオスを用いたパイプライン型A/D変換器のオートキャリブレーション
- C-12-15 CMOSミリ波低雑音増幅器の設計フロー(増幅器,C-12.集積回路,一般セッション)
- インピーダンスバランス法を用いたオンチップインダクタの評価(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- 金属ゲートを用いた相補形集積の容易なショットキー障壁 SOI-MOS トランジスタ
- ソース・ドレイン領域にチタンシリサイドを用いた金属ゲートショットキー障壁SOI-MOSFET
- SC-11-19 専用プロセッサを用いた大規模量子計算シミュレーション(SC-11.新概念VLSI : 先進アーキテクチャ,新回路,デバイス技術)
- SC-11-18 量子計算アルゴリズムの開発に適したLSIプロセッサの試作(SC-11.新概念VLSI : 先進アーキテクチャ,新回路,デバイス技術)
- C-12-6 NP 問題を高速に解く二分探索機能を持つ並列プロセッサ
- C-2-21 リングオシレータを用いた 1/2 周波数分周器
- FPGAを用いた高速量子計算エミュレータ
- FPGAを用いた高速量子計算エミュレータ
- FPGAを用いた高速量子計算エミュレータ(FPGAとその応用及び一般)
- 検索問題を高速に解くための専用超並列プロセッサの試作
- D-6-3 プログラマブル量子計算エミュレータ
- A-1-60 低雑音増幅器におけるオンチップインダクタの寄生抵抗の影響
- プログラマブル量子計算エミュレータ
- 量子コンピュータのハードウェアエミュレーションの目指すもの
- C-12-30 スケール依存を考慮したMOSFETの基板抵抗モデル(C-12.集積回路C(アナログ))
- 厚膜酸化プロセスを用いた低消費電力無線通信回路
- C-12-13 5GHz 帯向け MOSFET の基板回路網モデル
- 厚膜酸化プロセスを用いた低消費電力無線通信回路(アナログ・デジアナ・センサ,通信用LSI)
- C-12-38 厚膜酸化層を用いたシリコン高周波 IC : 電圧制御発振回路の低消費電力化
- 2025年半導体デバイスの進化予測 : 集積回路研究会主催「LSIの未来を考える石垣ワークショップ」からの提言(2025年半導体デバイスの進化予測,デザインガイア2008-VLSI設計の新しい大地)
- 2025年半導体デバイスの進化予測 : 集積回路研究会主催「LSIの未来を考える石垣ワークショップ」からの提言(2025年半導体デバイスの進化予測,デザインガイア2008-VLSI設計の新しい大地)
- ミリ波帯におけるオンチップキャパシタのデバイスモデル(学生・若手研究会)
- CI-2-1 テラヘルツCMOS発振源(CI-2.テラヘルツ波源デバイスの現状と展望,依頼シンポジウム,ソサイエティ企画)
- CS-8-4 テラヘルツ領域を目指すミリ波CMOS回路(CS-8.超100ギガ・デバイスおよびシステム技術の将来展望,シンポジウムセッション)
- 注入同期を用いた周波数合成器(学生・若手研究会)
- シールドつきMIMキャパシタに対する鏡像効果を考慮したスケーラブルモデル(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- シールドつきMIMキャパシタに対する鏡像効果を考慮したスケーラブルモデル(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- C-11-3 形状依存を考慮した110GHzまでのMOSFETのモデリング(C-11.シリコン材料・デバイス,一般講演)
- C-12-26 デュアルピーク電圧制御発振器の試作と解析(C-12.集積回路C(アナログ),一般講演)
- 20-26GHz低消費電力CMOSアップコンバージョンミキサ(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- 20-26GHz低消費電力CMOSアップコンバージョンミキサ
- 20-26GHz低消費電力CMOSアップコンバージョンミキサ
- ミリ波ミキサ設計の自動化・最適化に向けた試み(学生・若手研究会)
- オンチップ伝送線路を用いたフィルタの自動設計(アナログ回路技術ショートノート-アナログ回路技術の創造と伝承を目指して-)
- C-12-10 オンチップ伝送線路を用いたフィルタの自動設計(C-12.集積回路C(アナログ),一般講演)
- C-12-14 CMOS注入同期用直交出力電圧制御発振器(C-12. 集積回路BC(クロック・発振器),一般セッション)
- 60GHz CMOSパルス発生器(学生・若手研究会)
- C-12-61 60GHz高利得電流駆動受動CMOSミキサ(C-12. 集積回路AC(RFモデリング),一般セッション)
- CT-1-3 ミリ波CMOS(CT-1.CMOSを越える革新デバイスの現状と展望,チュートリアル講演,ソサイエティ企画)
- C-12-22 60GHz CMOSパルス発生器(C-12.集積回路C(アナログ),一般講演)
- インピーダンスマッチング機能付きCMOSオンチップラットレースバラン(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- インピーダンスマッチング機能付きCMOSオンチップラットレースバラン(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 複合構造を用いた相補型Bi CMOS回路
- 90nm CMOSを用いた22-29GHz UWBレーダ用パルスジェネレータ
- 90nm CMOSを用いた22-29GHz UWBレーダ用パルスジェネレータ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 49mW 5Gbps CMOS 60GHz無線通信パルスレシーバ(低電圧/低消費電力技術、新デバイス・回路とその応用)
- 3.3mW 11-times CMOS frequency multiplier (集積回路)
- 4.8GHz CMOS Frequency Multiplier Using Subharmonic Pulse-Injection Locking for Spurious Suppression
- A Scalable Model of Shielded Capacitors Using Mirror Image Effects(Recent Technologies for Microwave and Millimeter-wave Passive Devices)
- 医療センサー向け低雑音低消費電力ハイパスシグマデルタAD変換回路(アナログ・デジアナ・センサ, 通信用LSI)
- 医療センサー向け低雑音低消費電力ハイパスシグマデルタAD変換回路
- A-1-29 ハイパス型シグマデルタモジュレータ
- MOSFETの動作周波数限界を超えるCMOS周波数分周器(回格技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 差動注入同期型を利用した極低消費電力周波数分周器(VLSI一般 : ISSCC2004特集)
- CS-2-5 ミリ波帯CMOSイメージ除去フィルタ(CS-2.広帯域・大容量ワイヤレスネットワークを実現するRFとディジタルのコラボレーション,シンポジウムセッション)
- 厚膜酸化プロセスを用いたインダクタの特性評価
- 厚膜酸化プロセスを用いたインダクタの特性評価(アナログ・デジアナ・センサ,通信用LSI)
- Efficient quantum computing emulation system with unitary macro-operations (Special issue: Solid state devices and materials)
- 周波数特性を考慮したスローウェーブ伝送線路のモデル(アナログ回路技術ショートノート-アナログ回路技術の創造と伝承を目指して-)
- A-7-2 キーロンダリングを用いたストリーム暗号(A-7.情報セキュリティ,一般講演)
- C-2-88 スローウェーブコプレナ導波路のモデリング(C-2.マイクロ波B(マイクロ波・ミリ波受動デバイス),一般講演)
- 基板カップルインダクタモデル(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- C-2-89 スローウェーブコプレナ導波路の最適化(C-2. マイクロ波B(受動デバイス), エレクトロニクス1)
- 基板渦電流を考慮したオンチップインダクタモデル(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 基板渦電流を考慮したオンチップインダクタモデル(VLSI回路,デバイス技術(高速,低電圧,低電力))
- Large-Scale Emulation of Quantum Computing Based on Nonzero State Transitions
- W-CSPプロセスを利用したミリ波帯S型オンチップラットレースバラン(学生・若手研究会)
- 14GHzの帯域を持つ63GHz 36mW CMOS差動低雑音増幅器(低電圧/低消費電力技術、新デバイス・回路とその応用)
- ミリ波CMOS回路の現状と将来展望
- ミリ波CMOS回路設計とデバイスモデリング(プロセス・デバイス・回路シミュレーション及び一般)
- CK-2-11 シリコンCMOSベースのミリ波回路(CK-2.ミリ波実用化に向けたデバイス・回路・システム技術の現状と将来,ソサイエティ特別企画,ソサイエティ企画)
- CK-2-11 シリコンCMOSベースのミリ波回路(CK-2.ミリ波実用化に向けたデバイス・回路・システム技術の現状と将来,ソサイエティ企画)
- An Integrated Low-Power CMOS Up-Conversion Mixer Using New Stacked Marchand Baluns(Analog and Communications,Low-Power, High-Speed LSIs and Related Technologies)
- 短チャネル低電源電圧CMOS回路における負荷容量の動的評価法
- A-1-39 小出力高周波パワーアンプにおける電力付加効率の解析的最適化
- ミリ波技術の動向と今後の展望(1)ミリ波CMOS回路 (第21回 回路とシステム軽井沢ワークショップ論文集)
- C-12-16 螺旋型および対称型インダクタのポート間容量の比較
- High-Attenuation Power Line for Wideband Decoupling
- On-Chip Asymmetric Coaxial Waveguide Structure for Chip Area Reduction
- C-2-20 CMOS Variable Gain Amplifier using Gain-Boosting Resonator
- Large-Scale Quantum Computing Emulation Based on Unitary Macro-Operations
- Characterization of High Q Transmission Line Structure for Advanced CMOS Processes(Passive Circuits/Components,Emerging Microwave Techniques)
- BI-2-3 ミリ波/テラヘルツCMOS回路(BI-2. 宇宙・航行エレクトロニクス研究における多分野との交流,依頼シンポジウム,ソサイエティ企画)
- Device Modeling Techniques for High-Frequency Circuits Design Using Bond-Based Design at over 100GHz
- Through-Only De-embedding for On-Chip Symmetric Devices
- ミリ波/テラヘルツCMOS回路の最新動向(招待講演,テラヘルツ・マイクロ波ミリ波フォトニクスデバイスの新展開,一般)
- Prospective Silicon Applications and Technologies in 2025
- Chip Multiprocessor Based on Dual Instruction Multiple Data Architecture
- C-12-70 バックゲート電圧掃引による周波数チューニングにより出力パワー変動を抑制した118GHz CMOS VCO(C-12.集積回路,一般セッション)