中間段拡張デルタ網を用いた大規模ATMクロスコネクトの効率的な構成法
スポンサーリンク
概要
- 論文の詳細を見る
本研究は、B-ISDNの中継伝送網を構成する大規模なクロスコネクトについて、一般に知られているデルタ網の中間段のスイッチの端子数を多くした中間段拡張デルタ網による構成法を提案し、その効率的な構成について論じている。一般にクロスコネクトには非閉塞性が要求され、非閉塞性を満足する構成ではハードウェア量が大きくなるため大規模化が困難である。本研究は、内部閉塞が入力トラヒックの一時的な偏りによって起こることを記述するモデルを導入し、それに基づき内部閉塞の起こる確率が十分小さくなるような中間段拡張デルタ網の拡張比を求めた。この構成は非閉塞性を満足しないが、ハード量が極めて少なく内部閉塞の確率がほぼ非閉塞なものと同等な構成となっている。
- 社団法人電子情報通信学会の論文
- 1993-05-17
著者
-
國枝 博昭
東京工業大学理工学研究科集積システム専攻
-
国枝 博昭
東京工大 工
-
国枝 博昭
東京工業大学 電気電子工学科
-
國枝 博昭
東京工業大学
-
清水 敬司
Ntt 通信網総合研究所:ntt 光ネットワークシステム研究所
-
清水 敬司
東京工業大学電気・電子工学科
関連論文
- マルチプロセッサシステムオンチップのためのトレース駆動型ワークロードシミュレーション手法(物理設計及び一般)
- メガコンテンツ転送サービスを提供するATM-SNの構成法
- メガコンテンツ転送サービスを提供するATM-SNの構成法
- Hierarchical Circuit Optimization for Analog LSIs using Device Model Refining
- 多巻線線路形変成器の等価回路表現とハイブリッド回路設計への応用
- Fault Tolerantな多段接続ATMスイッチ網の構成法
- 中間段拡張デルタ網を用いた大規模ATMクロスコネクトの効率的な構成法
- スイッチトキャパシタ回路の随伴回路を用いた素子感度解析
- アレー型アーキテクチャ信号処理システムの高位合成
- ビットシリアルパイプラインデータパス合成
- ビットシリアルFPGAのフルカスタム設計
- ビットシリアルパイプラインデータパス合成
- ビットシリアルFPCAのフルカスタム設計
- ネットワ-ク問題の最近の動向--理論と応用
- 剰余数系ディジタル信号処理における高速スケ-リングのハ-ドウェア構成
- メッシュ結合マルチプロセッサシステムにおける2次元FFTアルゴリズム
- スイッチトキャパシタ回路技術の発展
- アナグロ集積回路の歩留り評価法
- Switched-Capacitor回路の等価表現とその応用
- 損失を有する多線条線路の集中定数形素子による等価表現
- 無損失不均一媒質多線条線路の集中定数形等価回路
- 分布定数回路網の集中定数形素子による等価表現とその二,三の応用--半角のリチャ-ド変数による
- Nullator-Noratorモデルに基づく線形能動回路の状態方程式について(技術談話室)
- ビットシリアルダイナミックロジックシステムための設計自動化
- ビットシリアルダイナミックロジックシステムための設計自動化
- プログラム可能なMSPA (Memory Sharing Processor Array) の設計法
- プログラム可能なMSPA(Memory Sharing Processor Array)の設計法
- メモリ共有プロセッサアレイのASIC設計法とデータ・シリアル行列乗算器への応用
- 3次元座標変換のビットシリアルFPGAへの実装
- ビットシリアルFPGAシステムの開発
- ビットシリアルFPGAシステムの開発
- ビットシリアルFPGAシステムの開発
- 実行時再構成可能なアーキテクチャを用いたMPEGエンコーダの実現
- 直線掃引探索法による指紋画像の特徴抽出
- D-12-163 隆線トレースによる指紋画像の細線化手法
- ビットシリアル信号処理並列プロセッサのアーキテクチャ設計
- マルチレート信号処理のVLSI実現手法
- メモリ共有型プロセッサアレイの設計手法に基づくビットシリアルデータパス合成
- 大学における VLSI 設計教育
- PC-3-2 東京工業大学におけるLSI教育
- ASIPデータパス合成におけるマイクロ操作レベルの最適化手法