ASIPデータパス合成におけるマイクロ操作レベルの最適化手法
スポンサーリンク
概要
- 論文の詳細を見る
本稿では、ASIPデータパス合成におけるマイクロ操作レベルでの最適なトポロジー合成手法を提案する。データパス合成の中の構成資源の接続形態の合成問題に対する最適化手法を示している。トポロジー合成はそのRTL資源の配置とその間の接続形態で構成されるが, 与えられた命令例に対するハードウェア資源の利用度および接続関係も考慮した最適法になっている。実験の結果、提案された合成手法の妥当性を検証している。
- 1996-03-07
著者
関連論文
- マルチプロセッサシステムオンチップのためのトレース駆動型ワークロードシミュレーション手法(物理設計及び一般)
- Hierarchical Circuit Optimization for Analog LSIs using Device Model Refining
- Fault Tolerantな多段接続ATMスイッチ網の構成法
- 中間段拡張デルタ網を用いた大規模ATMクロスコネクトの効率的な構成法
- アレー型アーキテクチャ信号処理システムの高位合成
- ビットシリアルダイナミックロジックシステムための設計自動化
- ビットシリアルダイナミックロジックシステムための設計自動化
- プログラム可能なMSPA (Memory Sharing Processor Array) の設計法
- プログラム可能なMSPA(Memory Sharing Processor Array)の設計法
- メモリ共有プロセッサアレイのASIC設計法とデータ・シリアル行列乗算器への応用
- 3次元座標変換のビットシリアルFPGAへの実装
- ビットシリアルFPGAシステムの開発
- ビットシリアルFPGAシステムの開発
- ビットシリアルFPGAシステムの開発
- 直線掃引探索法による指紋画像の特徴抽出
- D-12-163 隆線トレースによる指紋画像の細線化手法
- ビットシリアル信号処理並列プロセッサのアーキテクチャ設計
- マルチレート信号処理のVLSI実現手法
- メモリ共有型プロセッサアレイの設計手法に基づくビットシリアルデータパス合成
- 大学における VLSI 設計教育
- ASIPデータパス合成におけるマイクロ操作レベルの最適化手法