DSPによるダイナミックレンジコントローラの実現法
スポンサーリンク
概要
- 論文の詳細を見る
This paper describes a new design method of dynamic range controllers, such as compressor, limiter, expander and noise gate, on a DSP for digital audio systems. For the compressor, we have previously proposed an efficient implementing method on DSP by calculating the polynomial expression to approximate the power transformation. Based on the approximation algorithm, we extend the positive compression ratio to the negative compression ratio for the compressor. Then, we design an expander based on the facts that the ideal compression characteristic could be obtained by applicaiton of a polynomial expression. By defining an expansion (downward expansion) characteristic with two threshold levels, the gain for getting the expansion may be decomposed into a gain of an upward expansion with an integer expansion ratio, a gain of a compression and gain shift. By this method, the ideal input-output characteristic can be achieved by using seven-order polynomial expression for dynamic range control of 50 dB. The digital signal procesing on DSP is about 130 steps for the compressor, and 120 steps for the expander with a given expansion ratio equal to or smaller than 15.
- 社団法人日本音響学会の論文
著者
-
魏 書剛
群馬大学工学部情報工学科
-
清水 賢資
群馬大学工学部情報工学科
-
魏 書剛
群馬大学工学研究科
-
魏 書剛
Department of computer Science,Gunma University
-
清水 賢資
Department of computer Science,Gunma University
-
張 鳴
Department of computer Science,Gunma University
-
張 鳴
Department Of Computer Science Gunma University
-
清水 賢資
群馬大学工学部
関連論文
- 算盤アーキテクチャに基づく算術演算回路(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- SD数剰余加算を用いた剰余除算回路の構成(FPGAとその応用及び一般)
- SD数剰余加算を用いた剰余除算回路の構成
- 算盤アーキテクチャに基づく算術演算回路(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- Pseudoproductに基づく回路とそのテスト容易性
- Pseudoproductに基づく回路とそのテスト容易性
- Pseudoproductに基づく回路とそのテスト容易性
- SD数剰余加算を用いた剰余除算回路の構成(FPGAとその応用及び一般)
- SD数剰余加算を用いた剰余除算回路の構成(FPGAとその応用及び一般)
- SD数剰余加算を用いた剰余除算回路の構成(FPGAとその応用及び一般)
- SD数剰余加算を用いた剰余除算回路の構成
- FPGAを用いた音響信号レベル圧縮プロセッサの設計(プロセス・デバイス・回路・シミュレーション及び一般)
- FPGAを用いた音響信号レベル圧縮プロセッサの設計(プロセス・デバイス・回路シミュレーション及び一般)
- SD数演算を用いた2進浮動小数点加算回路の構成
- SD数演算を用いた2進浮動小数点加算回路の構成
- SD数演算を用いた2進浮動小数点加算回路の構成(FPGAとその応用及び一般)
- C-12-25 SD数演算を用いた浮動小数点算術演算回路
- RSA暗号処理のための剰余演算回路
- RSA暗号処理のための剰余演算回路
- DSPによるコンプレッサ/リミッタのオーバーイージー特性
- DSPによるダイナミックレンジコントローラの実現法
- 状態遷移に基づくディジタル音響信号レベル表示回路の構成
- 降下エキスパンジョンをもつ音響レベルエキスパンダのDSPによる実現
- DSPによるコンプレッサ/リミッタのオーバーイージー特性の実現
- SD数演算を用いた剰余数系一重み数系変換回路(ハードウェアアルゴリズム, FRGAとその応用及び一般)
- SD数演算を用いた剰余数系-重み数系変換回路(ハードウェアアルゴリズム, FRGAとその応用及び一般)
- SD数演算を用いた剰余数系一重み数系変換回路(ハードウェアアルゴリズム, FRGAとその応用及び一般)
- SD数演算に基づく直列型剰余乗算器の設計
- 多段フィ-ドフォワ-ドNOR回路網の一設計法
- 二重固定極性リード・マラー論理式
- EXORに基づいた回路のランダムパタンテスト容易性
- 一線入力AOI-EXOR論理式最小化
- 論理関数の奇数度に着目したAND-EXOR論理式簡単化アルゴリズム
- 変換法を用いた環和展開形の最小化
- 2段MOS論理回路網設計のための論理関数のグラフによる表現
- MOSセルを用いた2段論理回路綱の設計
- 2値画像の一符号化法と演算アルゴリズム
- 任意の楕円の高速ドット発生アルゴリズム
- 高速楕円発生アルゴリズム(技術談話室)
- 偶数倍精度2進レ-ト乗算器