システムレベル言語による設計(システム設計及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
本稿では,LSI設計者向けに,システムレベル設計の概説を行なう.まず計算機の開発の歴史からなぜC言語がアプリケーションの開発に用いられているかを説明する.次に,LSIやDAの分野におけるシステムレベル設計の定義とその必要性を議論する.システムレベル設計の大きな目的のひとつは,動作レベルからの合成である.これまで用いられてきたRTレベルの記述と動作レベルの相違を説明し,C言語によるマージソータをRTLに変換する例を示す.さらに,動作レベル合成による効果を述べ,最後にシステムLSI設計言語の開発動向を説明する.
- 一般社団法人情報処理学会の論文
- 2004-05-27
著者
関連論文
- 遅延比較器を用いた低コストなFPGAの速度・歩留まり向上手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 遅延比較器を用いた低コストなFPGAの速度・歩留まり向上手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- ランダムばらつきを利用したトラック入れ替えによるFPGAの速度と歩留まり向上(リコンフィギャラブルシステム1,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- FPGA設計用統合環境を用いたASIC設計事例
- FPGA設計用統合環境を用いたASIC設計事例
- FPGA設計用統合環境を用いたASIC設計事例
- システムレベル言語による設計(システム設計及び一般)
- ベクトル並列信号処理プロセッサ(VP-DSP)における設計環境
- ベクトル並列信号処理プロセッサ(VP-DSP)における設計環境
- ベクトル量子化用メモリベースプロセッサとその動画像圧縮への応用
- DRAMを用いた加算機能メモリの設計
- DRAMを用いた加算機能メモリの設計
- DRAMを用いた加算機能メモリの設計
- DRAMを用いた加算機能メモリの設計
- オンチップグローバル配線における確定的/確率的ノイズとエラー率のモデル化(VLSIの設計/検証/テスト及び一般(デザインガイア))
- オンチップグローバル配線における確定的/確率的ノイズとエラー率のモデル化(VLSIの設計/検証/テスト及び一般(デザインガイア))
- オンチップグローバル配線における確定的/確率的ノイズとエラー率のモデル化(VLSIの設計/検証/テスト及び一般(デザインガイア))
- オンチップグローバル配線における確定的/確率的ノイズとエラー率のモデル化(VLSIの設計/検証/テスト及び一般(デザインガイア))
- SystemCとBachを用いたLSI設計手法
- SystemCとBachを用いたLSI設計手法
- SystemCとBachを用いたLSI設計手法
- ベクトル量子化に適した機能メモリ型並列プロセッサの設計
- システムレベル言語による設計(システム設計及び一般)
- ばらつきを利用し補償するための再構成可能回路(システムオンシリコン設計技術並びにこれを活用したVLSI)
- ばらつきを利用し補償するための再構成可能回路(システムオンシリコン設計技術並びにこれを活用したVLSI)
- エネルギ最小周波数を利用したタスク再配置によるマルチプロセッサ向け消費エネルギ削減手法(設計手法, システムオンシリコン設計技術並びにこれを活用した VLSI)
- エネルギ最小周波数を利用したタスク再配置によるマルチプロセッサ向け消費エネルギ削減手法(設計手法, システムオンシリコン設計技術並びにこれを活用した VLSI)
- エネルギ最小周波数を利用したタスク再配置によるマルチプロセッサ向け消費エネルギ削減手法
- DRAMベースの加算機能メモリとその動き補償への応用
- DRAMベースの加算機能メモリとその動き補償への応用
- DRAMベースの加算機能メモリとその動き補償への応用
- ベクトルDSPを用いた携帯端末におけるテレビ電話システム
- 携帯TV電話に適した16並列パイプラインDSPの設計
- 加算機能付きメモリの設計
- Self-Timed Cut-Off 法の待ち時間動的最適化によるリーク電流削減手法
- Self-Timed Cut-Off法の待ち時間動的最適化によるリーク電流削減手法(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- Self-Timed Cut-Off法の待ち時間動的最適化によるリーク電流削減手法(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- Self-Timed Cut-Off法の待ち時間動的最適化によるリーク電流削減手法(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- Self-Timed Cut-Off法の待ち時間動的最適化によるリーク電流削減手法(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- アクセスパターンによるレジスタファイルの高位消費電力モデル(システム設計及び一般)
- アクセスパターンによるレジスタファイルの高位消費電カモデル(システム設計および一般)
- A-3-4 ソフトコアプロセッサにおけるレジスタファイルの消費電カモデル(A-3. VLSI設計技術)
- 機能メモリ型並列プロセッサを用いたベクトル量子化による画像情報の圧縮