ネットワークスイッチのFPGAへの実装とカスタムLSI化
スポンサーリンク
概要
著者
-
鈴木 貢
電気通信大学情報工学科
-
奈良岡 雅人
電気通信大学情報工学科
-
皆川 直久
Department of Computer Science
-
阿部 公輝
Department of Computer Science
-
森田 和夫
Department of Computer Science
-
鈴木 貢
Department of Computer Science
-
奈良岡 雅人
Department of Computer Science
-
中川 圭介
Department of Computer Science
-
渡辺 坦
Department of Computer Science
-
渡邊 坦
Coinsコンパイラ・インフラストラクチャ協会
-
渡辺 坦
(株)日立製作所システム開発研究所
-
渡邊 担
電気通信大学情報工学科
-
渡辺 坦
(株)日立製作所中央研究所
-
渡辺 坦
Coinsコンパイラ・インフラストラクチャ協会
関連論文
- 5ZB-7 組込み機器におけるメモリ監視機構の実現と評価(セキュリティ(5),学生セッション,セキュリティ)
- 4ZB-7 組込みOSにおけるアクセス制御機構の実現と評価(セキュリティ(4),学生セッション,セキュリティ)
- COINSにおけるSIMD並列化(最新コンパイラ技術とCOINSによる実践)
- コンパイラの中間表現からSIMD命令への変換の一手法について(研究速報)
- SIMDベンチマークの設計と実装(システム性能評価)
- マルチメディアSIMD命令活用のためのデータサイズ推論
- VLIW計算機における効率の良い多重分岐の命令スケジューリング
- FPGAを使った論理回路用実験装置
- MinIPSコンピュータシステムによるプロセッサ/コンパイラ/ネットワーク統合実験
- 特性の異なるループの融合によるコード最適化
- 非可約な制御フローグラフのための簡潔で高速な支配木と支配辺境の検出算法
- 述語付き命令を持つ計算機における条件変換の静的最適化方式
- SOPCボードを使ったコンピュータシステムの設計実装およびネットワーク実験への応用
- 非循環グラフにおける支配関係の簡潔な検出算法
- 機械語の生成を核としたJavaコンパイラシステム
- 印付けと回収を並列に実施するごみ集めについて
- 条件分岐を含むソフトウェアパイプライニング
- ネットワークスイッチのFPGAへの実装とカスタムLSI化
- RISCプロセッサのFPGAへの実装とカスタムLSI化
- RISC向けの高性能中間コードによるマルチプラットホーム実行環境の実現
- 部分冗長コードの多重ループ外への一挙移動方式
- プログラマブルなビジュアルデバッグ支援システム
- SMP型計算機を活用する軽量プロセス・ライブラリ
- 異常検出に対する言語・機種に非依存なオブジェクト最適化
- SMP型計算機を活用する軽量プロセス・ライブラリ : スレッド間同期機構の実現と評価
- MPEG再生のマルチスレッド化による高速化
- Javaコンパイラにおける効率的な多次元配列アクセス
- 高速な動的コンパイルが可能なコード生成方式の提案
- 並列度の異なるVLIW計算機ファミリでの命令コード共有方式
- 生成順序の保存に基づくコピー方式世代管理の一方法
- 印付けと回収と純計算を並列に実施するごみ集め
- SIMD最適化-傾向と対策(21世紀のコンパイラ道しるべ・・COINSをベースにして)
- TMDによるコード生成 : SPARCOを例題として(21世紀のコンパイラ道しるべ・・COINSをベースにして,連載4)
- プログラミング言語の最近の動向 (ソフトウェア生産技術) -- (ソフトウェア生産技術)
- 複合バンク機構を考慮した系統的レジスタ割当て方式とその一般化
- RISCプロセッサのFPGAへの実装とカスタムLSI化
- 顎関節脱臼の疾病史
- A High-Sensitive Sample-Oscillating Magnetometer
- An Analysis of the Translational Motion of a Normal Bubble
- COINSにおける並列化(21世紀のコンパイラ道しるべ・・COINSをベースにして)
- ネットワークスイッチのFPGAへの実装とカスタムLSI化
- コンパイラ研究の動向について
- 機種非依存中間語ArmCodeを用いたリターゲット型コンパイラの開発と評価
- わが国における麻酔学書史(第1報)
- 条件分岐を含むソフトウェアパイプライニング
- COINSコンパイラ・インフラストラクチャの開発(ソフトウェア論文,最新コンパイラ技術とCOINSによる実践)
- リターゲット型コンパイラ向き中間語ArmCodeの開発
- コンパイラと数式処理 : コンパイラ・インフラストラクチャCOINSの活用 : 構想 (Computer Algebra : Design of Algorithms, Implementations and Applications)
- 共通的計算機モデルに基づく機器制御用言語el(α)の開発
- 4. ソフトウェアから見た命令セットアーキテクチャ 4.1 コンパイラと命令セットアーキテクチャ (命令セットアーキテクチャ)
- 意味モデルに基づくコード生成方式
- 正則な状態遷移図の全遷移を網羅するテストデータ生成アルゴリズム
- VLIW計算機における効率の良い多重分岐の命令スケジューリング
- 述語付き命令を持つ計算機における条件変換の静的最適化方式
- 連結生存区間に基づくレジスタ割付け方式の提案
- 連結生存区間に基づくレジスタ割付方式の提案
- SMP型計算機を活用する軽量プロセス・ライブラリ
- 高水準中間表現HIRでの最適化(21世紀のコンパイラ道しるべ・・COINSをベースにして 8)
- 手続き型言語での再帰の除去について
- 手続き型言語での再帰の除去について
- フロー解析に基づく意味的エラー検出方法の研究
- HIRの説明と簡単な言語のフロントエンド(21世紀のコンパイラ道しるべ・・COINSをベースにして,連載2)
- 概要(21世紀のコンパイラ道しるべ : COINSをベースにして)
- 概要
- プログラミング言語 (マイクロコンピュ-タ応用技術) -- (マイクロコンピュ-タシステムのソフトウエア)
- システム記述用プログラム言語MUMPS--会話形簡易デ-タベ-ス言語MUMPSとその用途 (マイコン用高級言語の選び方・使い方--ソフトウェア開発生産性向上へのアプロ-チ) -- (プログラム言語の種類と選定のポイント)
- FORTRAN プログラムの動特性を把握する一手法について
- 連結生存区間に基づくレジスタ割付方式の提案
- 表現能力に富む小さな文法について
- 意味論的メタ言語の形をした計算機言語
- 16ビットマイクロコンピュ-タHD68000用高級言語S-PL/HとFORTRANの開発 (マイクロエレクトロニクス) -- (マイクロコンピュ-タ)
- マイクロコンピュ-タによる会話形簡易デ-タベ-ス言語"Hitachi Micro MUMPS"
- 齋藤鐵男(著), プログラマの数値解析+α, 丸善プラネット(株), 207p., 2,400円+税, ISBN978-4-901689-85-4
- スーパースカラ・プロセッサの設計と機能シミュレーション
- Implementation of IP-over-IEEE1394 on FPGA and Its Evaluation
- Studies on Chemical Protection against Radiation I. The Protective Effect of Orotic Acid against X-Radiation Death in Mice
- 32ビットRISCプロセッサMinIPSの設計と実装
- PLAプログラムエディタの作成
- A Microcomputer Implementation of PLA Function and Its Use in a Laboratory Dealing with Arithmetic Algorithms
- A Microcomputer Laboratory : From Fundamentals to Interrupts and Queues
- Implementation of Arithmetic Algorithms Using a PLA
- Automatic Measurement of Frequency Characteristics of Operational Amplifier Circuits
- 学生実験用データ収集システム : トランジスタ回路実験への応用
- PLAプログラムエディタの作成
- Automatic Measurement of Frequency Characteristics of Operational Amplifier Circuits
- A Microcomputer Laboratory--From Fundamentals to Interrupts and Queues
- Hardware Organization of High-Radix SRT Division Based on the Logical Circuit Realization
- スーパースカラ・プロセッサの設計と評価および VLSIへの実装
- Utilization of RAM's as a PLA in Logic Design Laboratories
- An Optimum Design of FFT Multi-Digit Multiplier and Its VLSI Implementation