Hardware Organization of High-Radix SRT Division Based on the Logical Circuit Realization
スポンサーリンク
概要
著者
-
阿部 公輝
Department of Computer Science
-
浜田 穂積
電気通信大学
-
Ge Yi
Graduate School Of Information Science And Technology The University Of Tokyo
-
Ge Y
東大 大学院情報理工学系研究科
-
葛 毅
株式会社富士通研究所
-
浜田 穂積
電気通信大学情報工学科
-
浜田 穂積
日立製作所中央研究所
-
浜田 穂積
(株)日立製作所
-
濱田 穂積
Department Of Computer Science
-
Yi Ge
Department of Computer Science
関連論文
- ネットワークスイッチのFPGAへの実装とカスタムLSI化
- RISCプロセッサのFPGAへの実装とカスタムLSI化
- A High-Sensitive Sample-Oscillating Magnetometer
- An Analysis of the Translational Motion of a Normal Bubble
- 移流拡散方程式の対称有限要素近似とURR(第2回先端技術における数理科学的諸問題の解明)
- 高基数SRT除算の論理回路実現に基づく回路構成と評価
- 高基数SRT除算の論理回路実現に基づく回路構成と評価
- スーパースカラ・プロセッサの設計と機能シミュレーション
- 組み込み向けベクトルアーキテクチャ
- Implementation of IP-over-IEEE1394 on FPGA and Its Evaluation
- URR 浮動小数点数演算のための指数仮数高速分離・結合回路方式とその URR プロセッサへの応用
- A Cost-effective Technique to Mitigate Soft Errors in Logic Circuits
- A Cost-effective Technique to Mitigate Soft Errors in Logic Circuits
- A Cost-effective Technique to Mitigate Soft Errors in Logic Circuits (デザインガイア2004--VLSI設計の新しい大地を考える研究会)
- A Cost-effective Technique to Mitigate Soft Errors in Logic Circuits (デザインガイア2004--VLSI設計の新しい大地を考える研究会)
- A Cost-effective Technique to Mitigate Soft Errors in Logic Circuits (デザインガイア2004--VLSI設計の新しい大地を考える研究会)
- A Cost-effective Technique to Mitigate Soft Errors in Logic Circuits (デザインガイア 2004--VLSI設計の新しい大地を考える研究会)
- URRを用いた浮動小数点乗算回路の設計と評価およびVLSIへの実装
- URRを用いた浮動小数点乗算回路のVLSIへの実装と評価
- URRを用いた浮動小数点乗算回路のVLSIへの実装と評価
- URRを用いた浮動小数点乗算回路のVLSIへの実装と評価
- 32ビットRISCプロセッサMinIPSの設計と実装
- A Microcomputer Laboratory : From Fundamentals to Interrupts and Queues
- Implementation of Arithmetic Algorithms Using a PLA
- Automatic Measurement of Frequency Characteristics of Operational Amplifier Circuits
- 単一のパラメタを求めて準最良近似式を得る方法について(数値解析と科学計算)
- 定積分計算におけるURRの有用性について(数値解析の基礎理論とその周辺)
- 混合形近似式による関数値の計算
- 混合形近似式の最良化と関数値の計算(並列数値計算アルゴリズムとその周辺)
- 数値表現法URRの評価
- 近似式
- Pade展開は本当に有用なのか(数値計算アルゴリズムの現状と展望)
- 数値計算からアーキテクチャへの要望
- 30年後の数値解析
- 高精度計算方法の動向(5.精度)(極限へのアプローチ)
- 2. 計算機内部における数の表現法 (アルゴリズムの最近の動向)
- 二重指数分割に基づくデータ長独立実数値表現法II
- 二重指数分割に基づくデータ長独立実数値表現法
- 指数関数の最良近似連分数
- 浮動小数点表現に代る実数値表現法 (数値計算のアルゴリズムの研究)
- 連分数近似の最良化プログラム
- 有理式近似および連分数近似の最良化について
- 連分数最良化の実用的計算法 (数値計算のアルゴリズムとコンピューター)
- 平方根の最良第一近似式
- 平方根の最良第一近似式 (計算の手間と能率化)
- 基本数学関数
- Hardware Organization of High-Radix SRT Division Based on the Logical Circuit Realization
- スーパースカラ・プロセッサの設計と評価および VLSIへの実装
- Utilization of RAM's as a PLA in Logic Design Laboratories
- An Optimum Design of FFT Multi-Digit Multiplier and Its VLSI Implementation
- Hardware Organization of High-Radix SRT Division Based on the Logical Circuit Realization