新しいトリガー構造を有するLDMOS向けESD保護素子の開発
スポンサーリンク
概要
- 論文の詳細を見る
- 2009-10-30
著者
-
中川 明夫
東芝 セミコンダクター社
-
中川 明夫
(株)東芝
-
安原 紀夫
株式会社 東芝
-
安原 紀夫
(株)東芝セミコンダクター社ディスクリート半導体事業部
-
末代 知子
(株)東芝 材料・デバイス研究所
-
安原 紀夫
(株)東芝
-
中村 和敏
(株)東芝
-
仲 敏行
(株)東芝
-
松下 憲一
(株)東芝
-
末代 知子
(株)東芝
関連論文
- SB-5-3 DC-DCコンバータ用高速パワーMOSFET技術(SB-5. 電子通信機器用電源の小型・高効率・分散化技術の現状と動向)
- DC-DCコンバータ高効率化方法とSi物性で制限される限界効率
- DC-DCコンバータ高効率化方法とSi物性で制限される限界効率(パワーエレクトロニクス及び半導体電力変換一般)
- バンプ接続を用いた12V入力10A級 1chip DC-DC コンバータ
- CMOSプロセスにおける5V系パワーデバイスのホットキャリア耐量の改善
- フルCMOS, 低コストSOIワンチップインバータIC
- BiCD技術における Adaptive Resurf の役割と微細化に向けた課題
- 4500VマルチリサーフMOSFETのシミュレーションによる特性予測
- 500V3AワンチップインバータIC用横型IGBTの特性向上
- SIPOS膜を挟んだSOI基板を用いた1200V素子の電気特性
- 横型SOI高速ダイオードの逆回復特性
- SIPOS膜を用いた新構造高耐圧SOI素子
- SOIマルチ・チャンネルIGBTの電気特性
- SOI基板を用いた横型IEGTのオン特性
- 高耐圧60V SOI DMOSFET
- Non-Latch-Up IGBT 開発の経緯
- Non-Latch-Up IGBT開発の経緯(パワーエレクトロニクス及び半導体電力変換一般)
- IGBTとMOSFETのシリコン限界特性とその実現に向けた考察
- 薄膜(0.1μm)SOI構造フォトリレー用超低 Cout × Ron MOSFET
- 新しいトリガー構造を有するLDMOS向けESD保護素子の開発
- DC-DCコンバータ用30V系微細ショットキー内蔵トレンチMOSFET
- フローティングP構造低耐圧 Trench MOSFET のシミュレーションによるスイッチング特性解析
- 微細トレンチを用いた超低オン抵抗MOSFET
- SuperJunction 構造MOSFETのリバースリカバリ特性シミュレーション
- DC-DCコンバータの高効率化設計と将来予測
- 電源用パワーデバイスの技術動向
- 寄生インダクタンスを低減した次世代電源用マルチチップモジュール
- 20Vおよび8V系超低オン抵抗横型トレンチMOSFET
- 5000V高耐圧超薄膜SOI素子の数値解析
- ダイオードより低いオン電圧を持つ600V系トレンチゲートIGBTの設計 (特集 先端半導体デバイス技術)
- 2-3年後のCPU電源は150A、1Vと言われている。これを実現するMOSFET技術を中心として解説する 低電圧大電流電源を支えるMOSFETの技術動向 (特集1 2003年版パワー半導体デバイス活用技術--電源用IC、パワーMOSFET、IGBTからワイドバンドギャップ半導体まで)
- EMIノイズとスイッチング損失を考慮したIGBTの限界設計
- EMIノイズとスイッチング損失を考慮したIGBTの限界設計(パワーエレクトロニクス及び半導体電力変換一般)
- 高性能DC-DCコンバータIC向け0.13μmプロセスによる低RonA 8V LDMOSの開発