Analysis of Chaos in Capacitance-npn-Transistor Pair and Its Application to Neuron Element
スポンサーリンク
概要
- 論文の詳細を見る
- 1995-08-21
著者
-
Hoh Koichiro
Department Of Electronic Engineering Faculty Of Engineering The University Of Tokyo
-
Hoh Koichiro
Department Of Information And Communication Engineering University Of Tokyo
-
Irita Takahiro
Department Of Electronic Engineering The Universtty Of Tokyo
-
Irita Takahiro
Department Of Information And Communication Engineering University Of Tokyo
-
Fujishima Minoru
Department Of Electronic Engineering The University Of Tokyo
-
Fujishima Minoru
Department Of Information And Communication Engineering University Of Tokyo
関連論文
- C-12-13 4.8GHz CMOSパルス注入同期型周波数逓信器(C-12. 集積回路BC(クロック・発振器),一般セッション)
- 7%のチューニングレンジを持つ76GHzCMOS電圧制御発振器(アナログ・デジアナ・センサ,通信用LSI)
- C-12-21 58.8/39.2GHzデュアルモードCMOS周波数分周器(C-12.集積回路C(アナログ),一般講演)
- インピーダンスバランス法を用いたオンチップインダクタの評価
- 7%のチューニングレンジを持つ76GHz CMOS電圧制御発振器 (情報センシング)
- C-12-15 CMOSミリ波低雑音増幅器の設計フロー(増幅器,C-12.集積回路,一般セッション)
- シールドつきMIMキャパシタに対する鏡像効果を考慮したスケーラブルモデル(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- C-11-3 形状依存を考慮した110GHzまでのMOSFETのモデリング(C-11.シリコン材料・デバイス,一般講演)
- C-12-26 デュアルピーク電圧制御発振器の試作と解析(C-12.集積回路C(アナログ),一般講演)
- 20-26GHz低消費電力CMOSアップコンバージョンミキサ
- オンチップ伝送線路を用いたフィルタの自動設計(アナログ回路技術ショートノート-アナログ回路技術の創造と伝承を目指して-)
- C-12-10 オンチップ伝送線路を用いたフィルタの自動設計(C-12.集積回路C(アナログ),一般講演)
- C-12-14 CMOS注入同期用直交出力電圧制御発振器(C-12. 集積回路BC(クロック・発振器),一般セッション)
- 60GHz CMOSパルス発生器(学生・若手研究会)
- C-12-61 60GHz高利得電流駆動受動CMOSミキサ(C-12. 集積回路AC(RFモデリング),一般セッション)
- CT-1-3 ミリ波CMOS(CT-1.CMOSを越える革新デバイスの現状と展望,チュートリアル講演,ソサイエティ企画)
- C-12-22 60GHz CMOSパルス発生器(C-12.集積回路C(アナログ),一般講演)
- 90nm CMOSを用いた22-29GHz UWBレーダ用パルスジェネレータ
- 90nm CMOSを用いた22-29GHz UWBレーダ用パルスジェネレータ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- Electronic Chaos in Silicon Thyristor
- 3.3mW 11-times CMOS frequency multiplier (集積回路)
- 4.8GHz CMOS Frequency Multiplier Using Subharmonic Pulse-Injection Locking for Spurious Suppression
- A Scalable Model of Shielded Capacitors Using Mirror Image Effects(Recent Technologies for Microwave and Millimeter-wave Passive Devices)
- MOSFETの動作周波数限界を超えるCMOS周波数分周器(回格技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- A Simple Model of a Single-Electron Floating Dot Memory for Circuit Simulation
- Cotunneling-Tolerant Single-Electron Logic
- 周波数特性を考慮したスローウェーブ伝送線路のモデル(アナログ回路技術ショートノート-アナログ回路技術の創造と伝承を目指して-)
- A-7-2 キーロンダリングを用いたストリーム暗号(A-7.情報セキュリティ,一般講演)
- C-2-88 スローウェーブコプレナ導波路のモデリング(C-2.マイクロ波B(マイクロ波・ミリ波受動デバイス),一般講演)
- 基板カップルインダクタモデル(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- C-2-89 スローウェーブコプレナ導波路の最適化(C-2. マイクロ波B(受動デバイス), エレクトロニクス1)
- 基板渦電流を考慮したオンチップインダクタモデル(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 基板渦電流を考慮したオンチップインダクタモデル(VLSI回路,デバイス技術(高速,低電圧,低電力))
- Accuracy Improvement of the Pipelined AD Converter by the Adjustment Using Its Chaotic Output
- Integrated Random-Signal Source Utilizing CMOS Chaos Multivibrator
- An Integrated Low-Power CMOS Up-Conversion Mixer Using New Stacked Marchand Baluns(Analog and Communications,Low-Power, High-Speed LSIs and Related Technologies)
- Physical Mechanism of Chaos in Thyristors and Coupled-Transistor Structures
- A Unified First Return Map Model for Various Types of Chaos Observed in the Thyristor
- New On-Chip De-Embedding for Accurate Evaluation of Symmetric Devices
- 酸素ジェットによるシリコンの増速熱酸化〔英文〕 (電子材料技術の新展開)
- A Compactly Integrated Random-Signal Source Using Chaos Multivibrator
- Analysis of Chaos in Capacitance-npn-Transistor Pair and Its Application to Neuron Element
- Emulation of Quantum Computing by Parallel Finite Impulse Responses
- High-Attenuation Power Line for Wideband Decoupling
- Simple and Stable Single-Electron Logic Utilizing Tunnel-Junction Load
- On-Chip Asymmetric Coaxial Waveguide Structure for Chip Area Reduction
- C-2-20 CMOS Variable Gain Amplifier using Gain-Boosting Resonator
- Large-Scale Quantum Computing Emulation Based on Unitary Macro-Operations
- Characterization of High Q Transmission Line Structure for Advanced CMOS Processes(Passive Circuits/Components,Emerging Microwave Techniques)
- Device Modeling Techniques for High-Frequency Circuits Design Using Bond-Based Design at over 100GHz
- Through-Only De-embedding for On-Chip Symmetric Devices
- Prospective Silicon Applications and Technologies in 2025
- Chip Multiprocessor Based on Dual Instruction Multiple Data Architecture
- C-12-70 バックゲート電圧掃引による周波数チューニングにより出力パワー変動を抑制した118GHz CMOS VCO(C-12.集積回路,一般セッション)
- Analysis of De-Embedding Error Cancellation in Cascade Circuit Design
- Efficient Quantum Computing Emulation System with Unitary Macro-Operations
- Estimation of Cotunneling in Single-Electron Logic and Its Suppression
- 16-Qubit Quantum-Computing Emulation Based on High-Speed Hardware Architecture