田中 康一郎 | 九州工業大学
スポンサーリンク
概要
関連著者
-
田中 康一郎
九州工業大学
-
田中 康一郎
九州産業大学情報科学部知能情報学科
-
佐藤 寿倫
九州工業大学知能情報工学科
-
有田 五次郎
九州産業大学知能情報工学科
-
有田 五次郎
九州産業大学情報科学部
-
林 悠平
九州工業大学情報工学部知能情報工学科
-
有田 五次郎
九州工業大学
-
有田 五次郎
九州工業大学情報工学部知能情報工学科
-
末吉 敏則
九州工業大学
-
橋本 耕太郎
九州工業大学情報工学部知能情報工学科
-
橋本 耕太郎
九州工業大学 情報工学部 知能情報工学科
-
橋本 耕太郎
九州工業大学
-
久我 守弘
九州工業大学 マイクロ化総合技術センター
-
浅野 種正
九州工業大学 マイクロ化総合技術センター
-
有田 五次郎
九州産業大学
-
立川 純
九州工業大学 情報工学部 知能情報工学科
-
久家 裕司
九州工業大学 情報工学部 知能情報工学科
-
久家 裕司
九州工業大学情報工学部知能情報工学科
-
大濱 智弘
九州工業大学情報工学部知能情報工学科
-
立川 純
九州工業大学情報工学部知能情報工学科
-
国武 勇次
九州工業大学情報工学研究科情報科学専攻
-
岩谷 祐一
九州工業大学 情報工学部知能情報工学科
-
大濱 智弘
九州工業大学 情報工学部 知能情報工学科
-
国武 勇次
九州工業大学院情報工学研究科
-
岡田 順二
九州工業大学マイクロ化総合技術センター
-
平野 孝明
九州工業大学マイクロ化総合技術センター
-
大内 正英
九州工業大学情報工学部
-
大内 正英
九州工業大学情報工学部知能情報工学科
-
千代延 昭宏
九州工業大学情報工学部知能情報工学科
-
岩谷 祐一
九州工業大学 情報工学部 知能情報工学科
-
空岡 誠実
九州工業大学
-
千代延 昭宏
九州工業大学大学院 情報工学研究科
-
佐藤 寿倫
九州大学 システムLSI研究センター
-
空岡 誠実
九州工業大学大学院情報工学研究科
-
久我守 弘
九州工業大学
-
千代延 昭宏
株式会社富士通研究所
-
佐藤 寿倫
九州大学システムLSI研究センター
-
澤田 直
九州産業大学情報科学部知能情報学科
-
櫻木 誠
九州工業大学情報工学部知能情報工学科
-
佐藤 寿倫
九州大学システムlsi センター
-
佐藤 寿倫
株式会社東芝セミコンダクター社マイクロエレクトロニクス技術研究所
-
比嘉 勝也
九州工業大学マイクロ化総合技術センター
-
牧平 憲治
九州工業大学マイクロ化総合技術センター
-
青木 誠志
九州工業大学マイクロ化総合技術センター
-
澤田 直
九州産業大学情報科学部
-
牧平 憲治
関西大
-
柴村 英智
(財) 九州システム情報技術研究所
-
大濱 智宏
九州工業大学情報工学部
-
田中 康一郎
九州産業大学情報科学部
-
澤田 直
九州産業大学 情報科学部
-
末吉 敏則
(九州工業大学情報工学部)
-
田中 康一郎
(九州工業大学情報工学部)
-
柴村 英智
(九州工業大学情報工学部)
-
小羽田 哲宏
九州工業大学情報工学部
-
田中 康一郎
九州工業大学マイクロ化総合技術センター
-
末吉 敏則
九州工業大学マイクロ化総合技術センター:九州工業大学情報工学部
-
久我 守弘
九州工業大学マイクロ化総合技術センター
著作論文
- FPGAによるDSP向け多機能メモリの実現
- HDL記述によるディジタル回路の複数FPGAに対する分割手法
- タイミング制約違反を利用する設計手法とコ・シミュレーション環境による評価(回路・設計手法)
- タイミング違反を利用するマイクロアーキテクチャの演算器における遅延を考慮した評価(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- FPGA/CPU混載システムのためのC言語による協調設計環境の実現(コデザイン)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- FPGA/CPU混載システムのためのC言語による協調設計環境の実現(コデザイン)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- FPGA/DSPベースシステムによる組込みシステム設計教育(コンピュータシステム)
- FPGA/CPU混載システムのためのC言語による協調設計環境の実現 (デザインガイア 2004--VLSI設計の新しい大地を考える研究会)
- FPGAによるDSP向け多機能メモリの実現(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- C-4 HW/SW協調動作に対するブロックダイアグラム環境利用に関する一評価(FPGA,C.アーキテクチャ・ハードウェア)
- FPGA/DSPによる協調処理環境の構築
- SHOKE2000:PCI-Based FPGA Cardの開発とその評価
- FPGAを実装したPCIカードによる分散共有メモリ型並列計算機の構築
- (3) 学部教育での集積回路チップ設計製作実習(第1セッション 教育システム(1))
- FPGAを実装したPCIカードによる分散共有メモリ型並列計算機の構築
- FPGAを実装したPCIカードによる分散共有メモリ型並列計算機の構築
- 2H-4 PCIカードを用いた共有メモリ制御モジュールの設計
- FPGAによるDSP向け多機能メモリの実現(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- FPGAによるDSP向け多機能メモリの実現(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- FPGAによるDSP向け多機能メモリの実現(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- FPGAによるDSP向け多機能メモリの実現
- FPGA/CPU混載システムのためのC言語による協調設計環境の実現(コデザイン)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- FPGA/CPU混載システムのためのC言語による協調設計環境の実現(コデザイン)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 複数FPGAによるラピッドシステムプロトタイピング環境 : システム集積化LSIコデザイン開発環境の構築に向けて
- 複数FPGAによるラピッドシステムプロトタイピング環境 : システム集積化LSIコデザイン開発環境の構築に向けて
- マルチFPGAによるラピッドシステムプロトタイピング環境
- タイミング違反を利用するマイクロアーキテクチャの演算器における遅延を考慮した評価(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- FPGA/DSPによる協調処理環境の構築
- FPGA/DSPによる協調処理環境の構築
- 5H-5 DSPとCPUによるジェスチャ認識プログラムの作成
- 教育用マイクロプロセッサKITEによる設計教育事例(第2報)
- 教育用マイクロプロセッサKITEによる設計教育の事例報告
- 教育用マイクロプロセッサKITEを利用した設計教育事例
- 5H-6 再構成型アナログデバイスを用いた画像認識処理の高速化
- C-12-63 再構成型アナログアレイ向きA/Dコンバータの設計
- プログラマブルデバイスを用いたアナログ/ディジタル混在回路
- FPGAを用いた論理エミュレータにおけるRTレベルのHDL分割手法
- 2H-5 FPGA/DIMMを実装したPCIカードの作製
- 教育用マイクロプロセッサKITEによる設計教育の事例報告
- KITE : 書変え可能なLSIを用いた教育用マイクロプロセッサ
- 教育用マイクロプロセッサKITEとその開発支援環境