望月 明 | Research Institute Of Electrical Communication Tohoku University
スポンサーリンク
概要
関連著者
-
望月 明
Research Institute Of Electrical Communication Tohoku University
-
Mochizuki Akira
The Research Institute Of Electrical Communication Tohoku University
-
羽生 貴弘
東北大学電気通信研究所
-
HANYU Takahiro
Research Institute of Electrical Communication, Tohoku University
-
望月 明
東北大学電気通信研究所
-
Hanyu Takahiro
Research Institute Of Electrical Communication Tohoku University
-
MOCHIZUKI Akira
Research Institute of Electrical Communication, Tohoku University
-
亀山 充隆
東北大学大学院情報科学研究科
-
羽生 貴弘
東北大学大学院情報科学研究科
-
HANYU Takahiro
RIEC, Tohoku University
-
Hanyu Takahiro
Riec Tohoku University
-
望月 明
東北大学大学院情報科学研究科
-
竹内 崇
東北大学電気通信研究所
-
SHIRAHAMA Hirokatsu
Research Institute of Electrical Communication, Tohoku University
-
Shirahama Hirokatsu
Research Institute Of Electrical Communication Tohoku University
-
北村 健
東北大学電気通信研究所
-
木村 啓明
東北大学大学院情報科学研究科
-
白濱 弘勝
東北大学電気通信研究所
-
TAKEUCHI Takashi
Research Laboratory of Komatsu Factory Co., Ltd.
-
KIMURA Hiromitsu
Semiconductor Research and Development Headquarters, Rohm Co., Ltd.
-
IBUKI Mitsuru
Research Institute of Electrical Communication, Tohoku University
-
NISHINOHARA Daisuke
Research Institute of Electrical Communication, Tohoku University
-
Ibuki Mitsuru
Research Institute Of Electrical Communication Tohoku University
-
Nishinohara Daisuke
Research Institute Of Electrical Communication Tohoku University
-
Kimura Hiromitsu
Semiconductor Research And Development Headquarters Rohm Co. Ltd.
-
Takeuchi Takashi
Research Institute Of Electrical Communication Tohoku University
-
Takeuchi Takashi
Research And Development Center Oita University
著作論文
- 差動対電流モード多値回路と高速・高信頼算術演算VLSIシステムへの応用(回格技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 相補形TMR/トランジスタネットワークを活用した低消費電力ロジックインメモリVLSI(新メモリ技術,メモリ応用技術,一般)
- C-12-11 多値差動ロジックに基づく高性能部分積生成回路の構成(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- Design and Evaluation of a 54×54-bit Multiplier Based on Differential-Pair Circuitry(Digital,Low-Power, High-Speed LSIs and Related Technologies)
- Design of a Low-Power Quaternary Flip-Flop Based on Dynamic Differential Logic(Novel Device Architectures and System Integration Technologies)
- TMR-Based Logic-in-Memory Circuit for Low-Power VLSI(Papers Selected from ITC-CSCC 2004)
- Dynamically Function-Programmable Bus Architecture for High-Throughput Intra-Chip Data Transfer(New System Paradigms for Integrated Electronics)
- Low-Power Motion-Vector Detection VLSI Processor Based on Pass-Gate Logic with Dynamic Supply-Voltage/Clock-Frequency Scaling(New System Paradigms for Integrated Electronics)
- Low-Power Multiple-Valued Current-Mode Logic Using Substrate Bias Control(Low-Power System LSI, IP and Related Technologies)
- SC-11-11 基板バイアス制御に基づく低電力多値集積回路の構成(SC-11.新概念VLSI : 先進アーキテクチャ,新回路,デバイス技術)
- 自律分散制御に基づくチップ内高速データ転送方式(LSIシステムの実装・モジュール化技術及びテスト技術,一般)
- 自律分散制御に基づくチップ内高速データ転送方式(LSIシステムの実装・モジュール化技術及びテスト技術,一般)
- V850コア内蔵ASCPの開発 (半導体デバイス特集) -- (コンピュ-タ関連デバイス)
- 1.5Vソース結合形電流モード多値集積回路とその高速パイプライン乗算器への応用
- 低電圧高速電流モード多値集積回路
- ソース結合形電流モード多値集積回路とパイプライン乗算器への応用