堀山 貴史 | 埼玉大学
スポンサーリンク
概要
関連著者
-
堀山 貴史
京都大学大学院情報学研究科
-
堀山 貴史
埼玉大学情報システム工学科
-
堀山 貴史
埼玉大学
-
Horiyama Takashi
Graduate School Of Informatics Kyoto University
-
HORIYAMA Takashi
Saitama University
-
堀山 貴史
埼玉大学理工学研究科
-
岩間 一雄
京都大学大学院情報学研究科
-
堀山 貴史
埼玉大学大学院理工学研究科
-
木村 晋二
早稲田大学大学院情報生産システム研究科
-
Iwama Kazuo
Kyoto University:japan Science And Technology Corporation
-
木村 晋二
早稲田大学
-
堀山 貴史
京都大学大学院 工学研究科
-
岩間 一雄
京都大学情報学研究科
-
満 欣
早稲田大学大学院情報生産システム研究科
-
KIMURA Shinji
Graduate School of Information Science, Nara Institute of Science and Technology
-
Kimura Shinji
Graduate School Of Information Production And Systems Waseda University
-
Kimura Shinji
Graduate School Of Engineering Nagoya University
-
Chen Lei
Graduate School Of Information Production And Systems Waseda University
-
NAKAMURA Yuichi
NEC Corporation
-
岩間 一雄
京都産業大学理学部
-
Chen Lei
Graduate Institute Of Ferrous Technology Pohang University Of Science And Technology
-
Nakamura Yuichi
Nec Corp.
-
KIMURA Shinji
Graduate School of Information, Production and Systems, Waseda University
-
上原 隆平
北陸先端科学技術大学院大学
-
中西 正樹
奈良先端科学技術大学院大学情報科学研究科
-
上原 隆平
北陸先端科学技術大学院大学情報科学研究科
-
上原 隆平
駒澤大学自然科学教室
-
上原 隆平
北陸先端科学技術大学情報科学研究科
-
川原 純
京都大学情報学研究科
-
上原 降平
北陸先端科学技術大学院大学情報科学研究科
-
HORIYAMA Takashi
Graduate School of Science and Engineering, Saitama University
-
木村 智生
松下電器産業株式会社プラットフォーム開発センター
-
甲斐 康司
松下電器産業株式会社プラットフォーム開発センター
-
上原 隆平
北陸先端科学技術大学院大学 情報科学研究科
-
土井 伸洋
早稲田大学情報生産システム研究科
-
花谷 陽一
京都大学大学院情報学研究科
-
甲斐 康司
松下電器産業株式会社プロットフォーム開発センター
-
Horiyama Takashi
Graduate School Of Engineering Kyoto University
-
木村 智生
松下電器産業(株) 半導体開発本部 Itシステムlsi開発センター
-
土井 伸洋
早稲田大学 情報生産システム研究科
-
伊藤 大雄
京都大学大学院情報学研究科通信情報システム専攻
-
伊藤 大雄
京都大学大学院情報学研究科
-
伊藤 大雄
Ntt通信網研究所
-
伊藤 大雄
豊橋技術科学大学
-
伊藤 大雄
京都大学情報学研究科通信情報システム専攻
-
蟻塚 正樹
京都大学情報学研究科
-
堀山 貴史
京都大学情報学研究科
-
玉置 卓
京都大学情報学研究科
-
Tamaki Suguru
Graduate School Of Informatics Kyoto University
-
Ito H
Kyoto University
-
Ito Hiro
School Of Informatics Kyoto University
-
Ito Hiro
京大
-
Kimura S
Waseda Univ. Kitakyushu‐shi Jpn
-
Iwama Kazuo
Graduate School Of Informatics Kyoto University
-
HANATANI Yoichi
Graduate School of Informatics, Kyoto University
-
阿武 孝文
京都大学大学院情報学研究科
-
川原 純
京都大学大学院情報学研究科
-
NAKANISHI MASAKI
Graduate School of Information Science, NAIST
-
玉置 卓
京都大学大学院情報学研究科
-
角田 大輔
京都大学大学院 情報学研究科
-
花谷 陽一
京都大学情報学研究科
-
Hanatani Yoichi
Graduate School Of Informatics Kyoto University
-
DOI Nobuhiro
Graduate School of Information, Production and Systems, Waseda University
-
Doi Nobuhiro
Graduate School Of Information Production And Systems Waseda University
-
Ito Hiro
Kyoto Univ. Kyoto‐shi Jpn
-
Ito H
Tokyo Inst. Of Technol. Yokohama‐shi Jpn
-
Ito Hiro
The Graduate School Of Informatics Kyoto University
-
ITO Hiro
Toyohashi University of Technology
-
Doi Naoshi
Graduate School Of Information Production And Systems Waseda University
-
Nakanishi Masaki
The Graduate School Of Information Science Nara Institute Of Science And Technology
-
Nakanishi Masaki
Graduate School Of Information Science Nara Institute Of Science And Technology
-
Nakanishi Masaki
Nara Inst. Sci. And Technol. Ikoma‐shi Jpn
-
Kohara Shunitsu
Department Of Computer Science Waseda University
-
白川 俊博
G-mode
-
庄子 亘
埼玉大学大学院理工学研究科
-
NAKANISHI Masaki
Yamagata University
-
山根 祥悟
埼玉大学
-
伊藤 大雄
京都大学情報学研究科
-
IWAMA Kazuo
Graduate School of Informatics, Kyoto University
-
庄子 亘
埼玉大学
著作論文
- DS-1-14 飛び道具を考慮した逆算法に基づく詰将棋列挙技術(DS-1. COMP-NHC学生シンポジウム,シンポジウムセッション)
- Automatic clock gating generation through power-optimal control signal selection (VLSI設計技術)
- 正4面体と他の正多面体との共通の辺展開図に関する研究
- 自動クロックゲーティング生成における電力最適化制御信号選択手法
- 非線形方程式と整数解の探索に基づく高位合成向けビット長最適化(検証・理論, 組込技術とネットワークに関するワークショップ)
- 非線形方程式と整数解の探索に基づく高位合成向けビット長最適化
- マルチステージクロックゲーテイングにおけるクロック制御回路の共有について(低電力設計,デザインガイア2010-VLSI設計の新しい大地-)
- マルチステージクロックゲーティングにおけるクロック制御回路の共有について(低電力設計,デザインガイア2010-VLSI設計の新しい大地-)
- 1-D-5 最長路問題と最大経路差問題 : その解法とJR大都市近郊区間大回りへの応用(離散・組合せ最適化(2))
- New Graph Calculi for Planar Non-3-Colorable Graphs
- オンライン問題の競合比解析の自動化について
- 平面グラフにおけるHajos Calculusの複雑さについて
- 二段組合せ回路の最大動作率について(計算理論とアルゴリズムの新展開)
- 入札額の範囲が制限された正直なオークション
- Hajos Calculus on Planar Graphs (Theoretical Computer Science and its Applications)
- Fine-Grained Power Gating Based on the Controlling Value of Logic Elements
- Fine-grained power gating based on the controlling value of logic gates (VLSI設計技術)
- Fine-grained power gating based on the controlling value of logic gates (システムLSI設計技術)
- Bit-Length Optimization Method for High-Level Synthesis Based on Non-linear Programming Technique(System Level Design,VLSI Design and CAD Algorithms)
- 正4面体と正6面体との共通の展開図の構成に関する研究
- 2-K-10 p6タイリング可能なポリアモンドの生成(ワークショップ「娯楽のOR-エンターテイメントの数理」)
- 多面体の非同型な展開図の個数について