室山 真徳 | 九州大学システムLSI研究センター
スポンサーリンク
概要
関連著者
-
室山 真徳
九州大学システムLSI研究センター
-
石原 亨
九州大学システムLSI研究センター
-
安浦 寛人
九州大学大学院システム情報科学研究院
-
安浦 寛人
九州大学大学院システム情報科学研究科情報工学専攻
-
安浦 寛人
九州大学大学院 システム情報科学研究院
-
Yasuura Hiroto
Department Of Computer Science And Communication Engineering Graduate School Of Information Science
-
室山 真徳
九州大学 システムLSI研究センター
-
山口 聖貴
九州大学大学院システム情報科学府
-
山口 聖貴
九州大学大学院 システム情報科学府
-
石原 亨
九州大学 システムLSI研究センター
-
山口 誠一朗
九州大学大学院システム情報科学府
-
樽見 幸祐
九州大学大学院 システム情報科学府
-
安浦 寛人
九州大学システムLSI研究センター
-
坂本 良太
九州大学大学院システム情報科学府
-
李 東勲
九州大学大学院システム情報科学府
-
室山 真徳
九州大学大学院システム情報科学府情報工学専攻
-
Yasuura Hiroto
The Graduate School Of Engineering Sciences Kyushu University
-
石飛 百合子
九州大学大学院システム情報科学府
-
松村 忠幸
九州大学大学院システム情報科学府
-
Yuan Yang
西安理工大学自動化・情報工程学院
-
安浦 寛人
九州大学
-
国武 勇次
九州工業大学情報工学研究科情報科学専攻
-
佐藤 寿倫
九州大学システムLSI研究センター
-
橋本 浩二
福岡大学工学部電子情報工学科
-
橋本 浩二
福岡大学
-
佐藤 寿倫
九州大学システムlsi センター
-
佐藤 寿倫
株式会社東芝セミコンダクター社マイクロエレクトロニクス技術研究所
-
大山 裕一郎
九州大学大学院システム情報科学府
-
金田 裕介
九州大学工学部
-
舟木 敏正
九州工業大学院情報工学研究科
-
杉原 真
豊橋技術科学大学情報工学系
-
大隈 孝憲
シンプレックス ソリューションズ株式会社
-
兵頭 章彦
九州大学大学院システム情報科学府情報工学専攻
-
真島 優輔
九州大学大学院システム情報科学府情報工学専攻
-
杉原 真
財団法人九州システム情報技術研究所
-
国武 勇次
九州工業大学院情報工学研究科
-
Yasuura Hiroto
Kyushu Univ. Fukuoka‐shi Jpn
-
大隅 孝憲
九州大学大学院システム情報科学府情報工学専攻
-
YANG Yuan
西安理工大学自動化・情報工程学院
-
李 東勲
九州大学工学部電気情報工学科
-
FALLAH Farzan
米国富士通研究所先端CAD技術部
-
YUAN Yang
School of Automation and Information Engineering, Xi'an University of Technology
-
安浦 寛人
九州大学 大学院 システム情報科学研究科
-
大隈 孝憲
九州大学大学院システム情報科学研究科
-
徳永 将之
九州大学 大学院システム情報科学府
-
辻本 泰造
福岡県知的クラスター研究所
-
山口 誠一朗
九州大学 大学院システム情報科学府
-
野中 聡
旭川医科大学耳鼻咽喉科・頭頸部外科学講座
-
野中 源一郎
九州大学薬学部
-
石田 芳也
北見赤十字病院耳鼻咽喉科・頭頸部外科
-
YUAN Yang
西安理工大学 自動化・情報工程学院
-
杉原 真
九州大学大学院システム情報科学研究科情報工学専攻
-
室山 真徳
東北大学 原子分子材料科学高等研究機構
-
兵頭 章彦
九州大学 大学院システム情報科学府 情報工学専攻
-
杉原 真
豊橋技術科学大学大学院工学研究科情報・知能工学系|独立行政法人科学技術振興機構 Crest
-
杉原 真
豊橋技術科学大学:独立行政法人科学技術振興機構 Jst
著作論文
- 負荷変動に瞬時適応可能なマルチパフォーマンスプロセッサの設計と評価(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- 製造後にタイミング補正可能なオンチップバスアーキテクチャ(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 90nm CMOS回路における遅延・電力ばらつきのゲート段数およびゲート幅依存性に関する考察(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 90nmCMOS回路における遅延および電力ばらつきの実測と解析(演算回路・ばらつきの測定,システム設計及び一般)
- AS-2-5 90nm CMOS回路における遅延及び電力ばらつきの実測(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
- Analysis of effects of input arrival time variations on on-chip bus power consumption (VLSI設計技術)
- Analysis of effects of input arrival time variations on on-chip bus power consumption (システムLSI設計技術)
- 90nm CMOS回路における遅延・電力ばらつきのゲート段数およびゲート幅依存性に関する考察(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 90nmCMOS回路における遅延および電力ばらつきの実測と解析(演算回路・ばらつきの測定,システム設計及び一般)
- 入力信号遷移の振舞いを考慮した階層的低消費電力VLSI設計手法(研究会推薦博士論文速報)
- 通信品質を考慮したディジタル無線通信システムの低消費エネルギー化の検討(デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 通信品質を考慮したディジタル無線通信システムの低消費エネルギー化の検討
- 通信品質を考慮したディジタル無線通信システムの消費エネルギー解析 (通信と合成手法)
- CMOSプロセスにおけるゲート遅延ばらつき測定回路の提案(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- CMOSプロセスにおけるゲート遅延ばらつき測定回路の提案(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- ディジタル無線通信用ベースバンド処理部における低消費エネルギー化技術(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- ディジタル無線通信用ベースバンド処理部における低消費エネルギー化技術(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- ディジタル無線通信用ベースバンド処理部における低消費エネルギー化技術(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- ディジタル無線通信用ベースバンド処理部における低消費エネルギー化技術(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- アクティブビットを考慮した低電力データパス設計手法
- アクティブビットを考慮した低電力データパス設計手法
- アクティブビットを考慮したバスの低電力化手法
- アクティブビットを考慮したバスの低電力化手法
- 負荷変動に瞬時適応可能なマルチパフォーマンスプロセッサの設計と評価(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- 負荷変動に瞬時適応可能なマルチパフォーマンスプロセッサの設計と評価(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- 負荷変動に瞬時適応可能なマルチパフォーマンスプロセッサの設計と評価(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- マルチタスク組込みアプリケーションの低消費エネルギー化のためのメモリ管理技術(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 製造後にタイミング補正可能なオンチップバスアーキテクチャ(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- マルチタスク組込みアプリケーションの低消費エネルギー化のためのメモリ管理技術(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 製造後にタイミング補正可能なオンチップバスアーキテクチャ(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- マルチタスク組込みアプリケーションの低消費エネルギー化のためのメモリ管理技術(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- AS-3-2 プロセッサベース組込みシステムの省エネルギー化を目的としたコード配置手法(AS-3.低消費電力設計技術とその応用,シンポジウム)
- AS-3-1 プロセスばらつきを考慮したSRAMセルの低消費電力設計手法(AS-3.低消費電力設計技術とその応用,シンポジウム)
- A-3-18 プロセッサベース組込みシステムの低消費電力化を目的としたクロックゲーティング命令に関する検討(A-3.VLSI設計技術,一般講演)
- CMOS回路におけるタイミング歩留り最大化のためのゲートサイジング手法の提案(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
- CMOS回路におけるタイミング歩留り最大化のためのゲートサイジング手法の提案(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
- プログラムの動作を考慮したコンピュータシステムのソフトエラー数見積もり技術(プロセッサ, DSP, 画像処理技術及び一般)
- プログラムの動作を考慮したコンピュータシステムのソフトエラー数見積もり技術(プロセッサ, DSP, 画像処理技術及び一般)
- プログラムの動作を考慮したコンピュータシステムのソフトエラー数見積もり技術(プロセッサ, DSP, 画像処理技術及び一般)
- プログラムの動作を考慮したコンピュータシステムのソフトエラー数見積もり技術(プロセッサ, DSP, 画像処理技術及び一般)
- オペランドのビット幅を考慮したソフトウェアレベル消費エネルギー削減手法(FPGA・低消費電力設計・システムレベル合成,システム設計及び一般)
- オペランドのビット幅を考慮したソフトウェアレベル消費エネルギー削減手法(FPGA・低消費電力設計・システムレベル合成,システム設計及び一般)
- マイクロプロセッサのエネルギー消費特性抽出とソフトウェアデバッガを用いた消費エネルギー見積もり(組込技術とネットワークに関するワークショップETNET2006)
- マイクロプロセッサのエネルギー消費特性抽出とソフトウェアデバッガを用いた消費エネルギー見積もり(組込技術とネットワークに関するワークショップETNET2006)
- マイクロプロセッサのエネルギー消費特性抽出とソフトウェアデバッガを用いた消費エネルギー見積もり(組込技術とネットワークに関するワークショップETNET2006)