坂本 良太 | 九州大学大学院システム情報科学府
スポンサーリンク
概要
関連著者
-
安浦 寛人
九州大学大学院システム情報科学研究院
-
室山 真徳
九州大学システムLSI研究センター
-
坂本 良太
九州大学大学院システム情報科学府
-
安浦 寛人
九州大学大学院システム情報科学研究科情報工学専攻
-
安浦 寛人
九州大学大学院 システム情報科学研究院
-
石原 亨
九州大学システムLSI研究センター
-
山口 聖貴
九州大学大学院システム情報科学府
-
樽見 幸祐
九州大学大学院 システム情報科学府
-
Yuan Yang
西安理工大学自動化・情報工程学院
-
山口 聖貴
九州大学大学院 システム情報科学府
-
Yasuura Hiroto
Department Of Computer Science And Communication Engineering Graduate School Of Information Science
-
YANG Yuan
西安理工大学自動化・情報工程学院
-
室山 真徳
九州大学 システムLSI研究センター
-
石原 亨
九州大学 システムLSI研究センター
-
YUAN Yang
School of Automation and Information Engineering, Xi'an University of Technology
-
野中 聡
旭川医科大学耳鼻咽喉科・頭頸部外科学講座
-
野中 源一郎
九州大学薬学部
-
石田 芳也
北見赤十字病院耳鼻咽喉科・頭頸部外科
-
安浦 寛人
九州大学
-
YUAN Yang
西安理工大学 自動化・情報工程学院
著作論文
- 90nm CMOS回路における遅延・電力ばらつきのゲート段数およびゲート幅依存性に関する考察(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 90nmCMOS回路における遅延および電力ばらつきの実測と解析(演算回路・ばらつきの測定,システム設計及び一般)
- AS-2-5 90nm CMOS回路における遅延及び電力ばらつきの実測(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
- 90nm CMOS回路における遅延・電力ばらつきのゲート段数およびゲート幅依存性に関する考察(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 90nmCMOS回路における遅延および電力ばらつきの実測と解析(演算回路・ばらつきの測定,システム設計及び一般)
- CMOSプロセスにおけるゲート遅延ばらつき測定回路の提案(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- CMOSプロセスにおけるゲート遅延ばらつき測定回路の提案(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- CMOS回路におけるタイミング歩留り最大化のためのゲートサイジング手法の提案(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)
- CMOS回路におけるタイミング歩留り最大化のためのゲートサイジング手法の提案(耐ノイズ・ばらつき設計(1),システムオンシリコン設計技術並びにこれを活用したVLSI)