マルチメディアを支えるSuperH RISC engineとメモリ (特集 システムLSIとその応用)
スポンサーリンク
概要
著者
関連論文
-
54倍速AACエンコードを実現するヘテロジニアスマルチコアアーキテクチャの検討(マルチコア,プロセッサ,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
54倍速AACエンコードを実現するヘテロジニアスマルチコアアーキテクチャの検討(マルチコア,プロセッサ, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
-
独立に周波数制御可能な4320MIPS、SMP/AMP対応4プロセッサLSIの開発(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
-
情報家電用マルチコアSMP実行モードにおけるマルチグレイン並列処理(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
-
独立に周波数制御可能な4320MIPS、SMP/AMP対応4プロセッサLSIの開発(マルチコア,集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
-
情報家電用マルチコアSMP実行モードにおけるマルチグレイン並列処理(マルチコア,集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
-
AT-2-2 動的再構成プロセッサFE-GAとその開発環境(AT-2.リコンフィギュラブルデバイスとCAD技術,パネルセッションチュートリアルセッション,ソサイエティ企画)
-
グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
-
グラフィック浮動小数点演算を強化した200MHz 1.2W 1.4GFLOPSプロセッサ
-
グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
-
情報家電用ヘテロジニアスマルチコアRP-Xにおけるコンパイラ低消費電力制御性能
-
情報家電用ヘテロジニアスマルチコア用自動並列化コンパイラフレームワーク
-
アーキテクチャと集積回路はいかに協創すべきか(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
-
アーキテクチャと集積回路はいかに協創すべきか(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
-
電力性能比向上を追求する先端プロセッサの技術動向(VLSI一般(ISSCC2006特集))
-
電力性能比向上を追求する先端プロセッサの技術動向
-
組込みプロセッサの現状と課題 : 高性能と低電力の両立に向けて(プロセッサ, DSP, 画像処理技術及び一般)
-
組込みプロセッサの現状と課題 : 高性能と低電力の両立に向けて(プロセッサ, DSP, 画像処理技術及び一般)
-
組込みプロセッサの現状と課題 : 高性能と低電力の両立に向けて(プロセッサ, DSP, 画像処理技術及び一般)
-
組込みプロセッサの現状と課題 : 高性能と低電力の両立に向けて(プロセッサ, DSP, 画像処理技術及び一般)
-
CPU消費電力削減のための周波数-電圧協調型電力制御方式の設計ルールとフィードバック予測方式による適用(VLSIシステム)
-
モバイルマルチメディア向けマイクロプロセッサの技術動向(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
モバイルマルチメディア向けマイクロプロセッサの技術動向(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
周波数-電圧協調型省電力制御におけるアルゴリズムとデザインルール
-
周波数-電圧協調型省電力制御におけるアルゴリズムとデザインルール
-
周波数-電圧協調型電力制御における使用周波数群決定方法の提案とMPEG-4デコーダによる検証
-
次世代携帯電話向けアプリケーションプロセッサ技術
-
携帯電話向けアプリケーションプロセッサによるMPEG-4エンコーダの実現
-
携帯電話向けアプリケーションプロセッサによるMPEG-4エンコーダの実現
-
マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
-
マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
-
マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
-
マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
-
ディジタル家電向けプロセッサコアの開発(VLSIシステム, システム開発論文)
-
2.8GFLOPS, 36Mポリゴン/sのFPUを搭載するデジタル家電向け組込みプロセッサコア
-
携帯端末機器向けマイコンの内蔵メモリ低電力手法
-
組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
-
組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
-
組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
-
テレマティクス向けCPUコアベースSoC高効率データ転送機構(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
テレマティクス向けCPUコアベースSoC高効率データ転送機構(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
167MHz 0.4W 1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
-
167MHz 0.4W 1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
-
2.組込み用途プロセッサ : SH(日本のマイクロプロセッサ技術)
-
共有バス方式マルチプロセッサシステムにおけるキャッシュデータ一致プロトコルの方式評価
-
共有バス方式マルチプロセッサシステムにおけるキャッシュデータ一致プロトコルの提案
-
高集積SoC向け遅延列交互利用型サイクリックSMD
-
高集積SoC向け遅延列交互利用型サイクリックSMD(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
-
高集積SoC向け遅延列交互利用型サイクリックSMD
-
167MHz0.4W1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
-
マルチタスク実装マルチメディアに対する周波数-電源電圧協調型電力制御(ディジタル情報家電,放送用,ゲーム機用システムLSI)
-
SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
-
SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
-
SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
-
SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
-
Nomadic Computing用低消費電力RISCプロセッサ : 日立SH3の低消費電力化技術
-
高速、低消費電力マイクロプロセッサ技術
-
高速、低消費電力マイクロプロセッサ技術
-
167MH_z 0.4W 1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
-
「招待講演」組込み型プロセッサの現状と将来
-
組込み型RISCプロセッサの技術動向
-
ディジタル民生用マイクロコンピュータにおける低電力設計(低電力LSI論文小特集)
-
組込み型プロセッサの現状と将来
-
組込み型プロセッサの現状と将来
-
[特別招待論文]デジタル家電向けプロセッサの現状と今後の動向(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
-
デジタル家電向けプロセッサの現状と今後の動向
-
マルチメディアを支えるSuperH RISC engineとメモリ (特集 システムLSIとその応用)
-
高性能エンタ-テインメントシステムと高性能プロセッサ″SH-4″ (特集 システムソリュ-ションに寄与する半導体技術)
-
マルチプルアライメントによるヘテロジニアスマルチコアプロセッサでのブロックマッチング高速化(マルチコア,集積回路とアーキテクチャの協創〜3次元集積回路技術とアーキテクチャ〜)
-
組込み型プロセッサの現状と将来
-
シングルチップRISC(SH2)における低消費電力化技術
-
高集積化動向 ( マイクロプロセッサ 3.)
-
システムLSIにおけるプロセッサ技術
もっと見る
閉じる
スポンサーリンク