高集積SoC向け遅延列交互利用型サイクリックSMD
スポンサーリンク
概要
- 論文の詳細を見る
- 2006-12-07
著者
-
佐々木 靖彦
日立中央研究所
-
佐々木 靖彦
株式会社 日立製作所 中央研究所
-
荒川 文男
株式会社日立製作所
-
加藤 直樹
株式会社 日立製作所 中央研究所
-
中谷 浩晃
株式会社 日立製作所 中央研究所
-
荒川 文男
株式会社 日立製作所 中央研究所
-
清水 徹
株式会社 ルネサス テクノロジ
関連論文
- ED2000-117 / SDM2000-99 / ICD2000-53 閾値切り替え技術を用いた450MHz64ビットRISCプロセッサ
- 組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
- サブ100nm時代の高速CMOS回路技術 : その課題と解決策
- ED2000-117 / SDM2000-99 / ICD2000-53 閾値切り替え技術を用いた450MHz64ビットRISCプロセッサ
- ED2000-117 / SDM2000-99 / ICD2000-53 閾値切り替え技術を用いた450MHz64ビットRISCプロセッサ
- グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
- グラフィック浮動小数点演算を強化した200MHz 1.2W 1.4GFLOPSプロセッサ
- グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
- 0.3μmCMOSによる1.2Vアナログ/ディジタル回路技術
- マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
- マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
- マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
- マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
- 反射μ波光導電減衰法での外部電解による表面再結合の制御
- ディジタル家電向けプロセッサコアの開発(VLSIシステム, システム開発論文)
- 2.8GFLOPS, 36Mポリゴン/sのFPUを搭載するデジタル家電向け組込みプロセッサコア
- 組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
- 組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
- 組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
- 167MHz 0.4W 1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
- 167MHz 0.4W 1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
- 2.組込み用途プロセッサ : SH(日本のマイクロプロセッサ技術)
- 文書間の関連強度閾値を活用した再帰的括り出しによる情報分類
- 高集積SoC向け遅延列交互利用型サイクリックSMD
- 高集積SoC向け遅延列交互利用型サイクリックSMD(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 高集積SoC向け遅延列交互利用型サイクリックSMD
- 167MHz0.4W1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
- SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
- SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
- SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
- SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
- 文書間の関連強度閾値を活用した再帰的括り出しによる情報分類
- ホールフィリング : セレクタ論理を使った新しい遅延時間削減方法
- サブ100nm時代の高速CMOS回路技術 : その課題と解決策
- A-64 パストランジスタ回路集積化技術: LEAP(A-3. VLSI設計技術,一般講演)
- パストランジスタ回路集積化技術 : LEAP
- 167MH_z 0.4W 1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
- [特別招待論文]デジタル家電向けプロセッサの現状と今後の動向(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
- デジタル家電向けプロセッサの現状と今後の動向
- マルチメディアを支えるSuperH RISC engineとメモリ (特集 システムLSIとその応用)
- 高性能エンタ-テインメントシステムと高性能プロセッサ″SH-4″ (特集 システムソリュ-ションに寄与する半導体技術)
- ノーマリオフコンピューティング課題と挑戦(集積回路とアーキテクチャの協創〜ノーマリオフコンピューティングによる低消費電力化への挑戦〜)