167MHz 0.4W 1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
スポンサーリンク
概要
- 論文の詳細を見る
0.18μm、5層配線CMOSプロセスを用いて2命令発行のスーパースカラマイクロプロセッサ向けの浮動小数点ユニットを開発した。1.8Vにて167MHzで動作する。消費電力は0.4Wである。本浮動小数点ユニットはIEEE-754規格に準拠する。3Dグラフィックス強化のために内積演算器を内蔵し、1.2GFLOPSを達成する。低電力化のために浮動小数点ユニットを使用しない命令をNOP命令に置換えるハードウェアを内蔵した。
- 社団法人電子情報通信学会の論文
- 1999-10-28
著者
-
山田 哲也
(株)日立製作所 中央研究所
-
林 伴一
株式会社ルネサステクノロジ
-
荒川 文男
株式会社日立製作所
-
山田 哲也
株式会社日立製作所
-
西井 修
(株)ルネサステクノロジシステムコア技術統括部
-
西井 修
(株)日立製作所中央研究所
-
荒川 文男
(株)日立製作所中央研究所
-
戸塚 米太郎
(株)日立製作所中央研究所
-
林 伴一
(株)日立製作所中央研究所
-
荒川 文男
株式会社 日立製作所 中央研究所
関連論文
- 組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
- 独立に周波数制御可能な4320MIPS、SMP/AMP対応4プロセッサLSIの開発(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- 独立に周波数制御可能な4320MIPS、SMP/AMP対応4プロセッサLSIの開発(マルチコア,集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- 90nm世代モバイルSoCの低電力化を実現する階層型多分割電源遮断回路技術(VLSI一般(ISSCC2006特集))
- グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
- グラフィック浮動小数点演算を強化した200MHz 1.2W 1.4GFLOPSプロセッサ
- グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
- 次世代携帯電話向けアプリケーションプロセッサ技術
- 携帯電話向けアプリケーションプロセッサによるMPEG-4エンコーダの実現
- 携帯電話向けアプリケーションプロセッサによるMPEG-4エンコーダの実現
- マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
- マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
- マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
- マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
- ディジタル家電向けプロセッサコアの開発(VLSIシステム, システム開発論文)
- 2.8GFLOPS, 36Mポリゴン/sのFPUを搭載するデジタル家電向け組込みプロセッサコア
- 携帯端末機器向けマイコンの内蔵メモリ低電力手法
- 組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
- 組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
- 組み込みプロセッサコアSH-X2の開発(プロセッサ, DSP, 画像処理技術及び一般)
- テレマティクス向けCPUコアベースSoC高効率データ転送機構(システムオンシリコン設計技術並びにこれを活用したVLSI)
- テレマティクス向けCPUコアベースSoC高効率データ転送機構(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 167MHz 0.4W 1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
- 167MHz 0.4W 1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
- 2.組込み用途プロセッサ : SH(日本のマイクロプロセッサ技術)
- 共有バス方式マルチプロセッサシステムにおけるキャッシュデータ一致プロトコルの方式評価
- 共有バス方式マルチプロセッサシステムにおけるキャッシュデータ一致プロトコルの提案
- 高集積SoC向け遅延列交互利用型サイクリックSMD
- 高集積SoC向け遅延列交互利用型サイクリックSMD(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 高集積SoC向け遅延列交互利用型サイクリックSMD
- 167MHz0.4W1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
- SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
- SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
- SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
- SoCデバッグ容易化技術とその応用(プロセッサ,DSP,画像処理技術及び一般)
- 167MH_z 0.4W 1.2GFLOPSプロセッサ向け浮動小数点演算ユニットの開発
- [特別招待論文]デジタル家電向けプロセッサの現状と今後の動向(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
- デジタル家電向けプロセッサの現状と今後の動向
- マルチメディアを支えるSuperH RISC engineとメモリ (特集 システムLSIとその応用)
- 高性能エンタ-テインメントシステムと高性能プロセッサ″SH-4″ (特集 システムソリュ-ションに寄与する半導体技術)
- リアルタイム組込みシステム向けのリソースパーティショニング用ハードウェア支援技術の開発
- リアルタイム組込みシステム向けのリソースパーティショニング用ハードウェア支援技術の開発
- リアルタイム組込みシステム向けのリソースパーティショニング用ハードウェア支援技術の開発(プロセッサ・ハードウェア,組込み技術とネットワークに関するワークショップETNET2013)
- リアルタイム組込みシステム向けのリソースパーティショニング用ハードウェア支援技術の開発(プロセッサーハードウェア,組込み技術とネットワークに関するワークショップETNET2013)