サブ100nm世代のトランジスタと多層配線技術 (特集:研究開発最前線) -- (情報通信インフラを支える最先端テクノロジ)
スポンサーリンク
概要
著者
関連論文
- ハイブリッド・ゲート構造(NMOS:不純物閉じ込め層/PMOS:FLAによるNi-FUSI)を有する高性能サブ35nmバルクCMOSFET : ハイブリッド・ゲート構造(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 不純物閉じ込め層(DCL)を有するサブ40nm高性能CMOS特性(IEDM(先端CMOSデバイス・プロセス技術))
- 32nm世代以降の高信頼多層配線に向けた超薄膜バリア技術(配線・実装技術と関連材料技術)
- ハイブリッド・ゲート構造(NMOS:不純物閉じ込め層/PMOS:FLAによるNi-FUSI)を有する高性能サブ35nmバルクCMOSFET : ハイブリッド・ゲート構造(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 低待機時消費電力、90-nm、HfO2ゲート絶縁膜MOSFET
- 低待機時消費電力、90-nm、Hf02ゲート絶縁膜 MOSFET
- インバータ特性電流を用いた低消費電力CMOS回路用デバイス設計
- 極薄Si直接窒化・酸化ゲート絶縁膜の評価
- Ta_2O_5/SiO_2をゲート絶縁膜に用いた微細nMOSFETの試作
- ディープサブミクロンCMOSインバータの遅延時間削減への検討
- ダブルゲートSOI-MOSFETのスケーリング理論に基づく伝搬遅延時間の解析
- サブ100nm世代のトランジスタと多層配線技術 (特集:研究開発最前線) -- (情報通信インフラを支える最先端テクノロジ)
- 有機酸ドライクリーニングによるコンタクトビア形成による歩留まり・信頼性の向上