A 5.83pJ/bit/iteration High-Parallel Performance-Aware LDPC Decoder IP Core Design for WiMAX in 65nm CMOS

スポンサーリンク

概要

著者

関連論文

もっと見る

スポンサーリンク