65nmCMOS以上の世代におけるマルチコアプロセッサ向け3次元回路の性能評価(3D-II,集積回路とアーキテクチャの協創〜3次元集積回路技術とアーキテクチャ〜)
スポンサーリンク
概要
- 論文の詳細を見る
3次元集積回路は65CMOS世代以降の回路における配線長削減や性能向上面での可能性を秘めている。本論文では、65nm CMOS以降の世代において、16コアのマルチプロセッサをモデルにし、実際の配線遅延を考慮に入れた3次元集積回路のデザイン及びその性能について議論する。その結果、3次元集積回路は2次元集積回路と比較すると、CMOSのスケーリングが進むと性能向上率が上昇することが示せた。更に、65nm(45nm)CMOS世代の3次元集積回路の性能は、45nm(32nm)CMOS世代の2次元集積回路の性能より優れることも示せた。これは、2次元集積回路から3次元集積回路へのデザイン変更が、CMOSのスケーリングより効果がある事を表している。本論文では、リピータバッファの削減度や貫通電極を用いることによるエリアオーバーヘッドについてもまた計算した。
- 2011-01-13
著者
-
安部 恵子
東芝 研究開発センター
-
藤田 忍
東芝研究開発センター
-
野村 久美子
東芝 研究開発センター
-
安部 恵子
東芝研究開発センターlsi基盤技術ラボラトリー
-
野村 久美子
東芝研究開発センターlsi基盤技術ラボラトリー
-
藤田 忍
東芝研究開発センターlsi基盤技術ラボラトリー
-
影島 淳
東芝セミコンダクター
-
黒澤 泰彦
東芝セミコンダクター
関連論文
- 情報セキュリティ向け超小型物理乱数生成回路(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- 大阪長屋の再生 ストック活用力育成プログラム(2010年日本建築学会教育賞(教育貢献))
- CNT(カーボンナノチューブ)素子大規模集積化に向けての展望と課題(低電圧/低消費電力技術、新デバイス・回路とその応用)
- C-12-43 SiN MOSFETと論理ゲートから構成される物理乱数生成回路(C-12. 集積回路ABC(測定・評価),一般セッション)
- 24aXJ-3 電荷及び磁束量子ビットにおけるクラスター状態の形成方法(24aXJ 微小接合,領域4(半導体,メゾスコピック系・局在))
- 超小型乱数発生素子 (特集 イノベーションを支えるナノエレクトロニクス)
- 19pWF-2 電荷量子ビットのデコヒーレンス・フリー状態への局所的不均一性の効果(量子ドット,領域4(半導体,メゾスコピック系・局在))
- 12pYC-9 量子細線脇におかれた量子ドットの伝導に与える効果(量子細線, 領域 4)
- 暗号セキュリティ向け乱数生成回路用シリコンナノデバイス
- [招待講演]シリコン単電子素子とその応用
- [招待講演]シリコン単電子素子とその応用
- 28a-F-12 量子ドットにおける共鳴トンネル磁気抵抗効果の解析
- Performance analysis of 3D-IC for multi-core processors in sub-65nm CMOS technologies (集積回路)
- 8170 公営住宅におけるグループホーム等の使用に関する研究 その2 : 大阪府営住宅における運営団体の評価について(グループホーム,建築社会システム)
- DPAマスク対策における乱数の影響について
- 二重トンネル接合層を用いた15nmプラナーバルクSONOS型メモリー素子(不揮発メモリと関連技術及び一般)
- ポストCMOSのための新ナノアーキテクチャ (特集 ナノテクノロジー)
- 二重接合を用いた25nmSONOS型メモリ素子(新メモリ技術とシステムLSI)
- 二重接合トンネルを用いた35nm浮遊ゲート型MOSFETメモリ素子(新メモリ技術とシステムLSI)
- A-1-27 Random Greedy手法を用いた耐欠陥3Dクロスバーバス回路(A-1. 回路とシステム,一般セッション)
- ポストシリコン素子の3次元ナノアーキテクチャ (特集 イノベーションを支えるナノエレクトロニクス)
- CNT(カーボンナノチューブ)素子大規模集積化に向けての展望と課題(低電圧/低消費電力技術、新デバイス・回路とその応用)
- カーボンナノチューブ素子におけるデバイスと回路のCo-Design : カーボンナノチューブがシリコンCMOSを凌駕するためには?(低電圧/低消費電力技術,新デバイス・回路とその応用)
- カーボンナノチューブ素子におけるデバイスと回路のCo-Design : カーボンナノチューブがシリコンCMOSを凌駕するためには?(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 高度情報セキュリティ向け超小型乱数生成回路 (特集 IT社会のセキュリティ技術)
- 65nmCMOS以上の世代におけるマルチコアプロセッサ向け3次元回路の性能評価(3D-II,集積回路とアーキテクチャの協創〜3次元集積回路技術とアーキテクチャ〜)
- 8009 神戸市おけるあんしんすこやかルームに関する研究 その2 : 運営団体による評価について(建築社会システム)
- 8008 神戸市おけるあんしんすこやかルームに関する研究 その1 : 運営団体による評価について(建築社会システム)
- 7013 地域SNSがまちづくりに及ぼす効果(都市計画)
- 7064 景観まちづくりにおける景観整備機構の役割に関する研究(都市計画)
- 7002 大阪型近代長屋スポットの研究 : 残存状況と保全の可能性 その2(都市計画)
- 7001 大阪型近代長屋スポットの研究 : 残存状況と保全の可能性 その1(都市計画)
- セキュリティネットワークを支える物理乱数生成技術[IV] : 先端半導体デバイスを用いた物理乱数生成回路
- 招待講演 ノーマリオフプロセッサ実現に向けた不揮発メモリの課題と展望 : 『不揮発ロジックのジレンマ』を如何に解決するか? (集積回路・集積回路とアーキテクチャの協創 : ノーマリオフコンピューティングによる低消費電力化への挑戦)
- 海外からの報告 建築、住宅、都市そして市民を育てる オープン・ハウス・ロンドン2011見てある記
- 大阪府営住宅におけるグループホーム及びケアホームの使用に関する研究
- D-18-2 FPGA応用を目指した不揮発メモリ特性の回路性能評価による設計(D-18.リコンフィギャラブルシステム,一般セッション)
- C-12-6 MRAMを用いた次世代ノーマリーオフプロセッサ(C-12.集積回路,一般セッション)
- 高速・低消費電力STT-MRAMキャッシュを用いたRun-timeノーマリオフプロセッサ
- 超低消費電力STT-MRAMをMagneticキャッシュに用いたRun-time Normally-off Processor
- ノーマリオフプロセッサ実現に向けた不揮発メモリの課題と展望 : 『不揮発ロジックのジレンマ』を如何に解決するか?(集積回路とアーキテクチャの協創〜ノーマリオフコンピューティングによる低消費電力化への挑戦〜)
- 8117 建築士の地域貢献活動にみる住まい・まちづくり学習 : 全国の地域貢献活動団体を対象としたアンケート調査結果の分析(選抜梗概,住まい・まちづくり学習,オーガナイズドセッション,建築社会システム)
- 8159 神戸市におけるあんしんすこやかルームに関する研究 その2 : 運営団体による評価について(公営住宅の支援と交流,建築社会システム)
- 8158 神戸市におけるあんしんすごやかルームに関する研究 : -運営団体による評価について- その1(公営住宅の支援と交流,建築社会システム)
- ノーマリオフプロセッサ実現に向けた不揮発メモリの課題と展望 : 『不揮発ロジックのジレンマ』を如何に解決するか?
- 7029 景観まちづくりにおける景観整備機構の役割に関する研究(景観法,都市計画)
- 8156 公営住宅におけるグループホーム等の使用に関する研究 : 大阪府営住宅住民の評価について(公営住宅の支援と交流,建築社会システム)
- ノーマリーオフコンピューティング:3. 携帯情報端末におけるノーマリーオフコンピューティング -STT-MRAMで実現するノーマリーオフメモリ技術-
- 7231 大阪型近代長屋スポットの研究 : 所有者への情報提供と居住者の共用空間利用(住宅地の空間構成,都市計画,2012年度大会(東海)学術講演会・建築デザイン発表会)
- 8175 歴史博物館の情景再現展示を住教育に活用するための学習支援の試みと評価(住教育,建築社会システム,2012年度大会(東海)学術講演会・建築デザイン発表会)
- 不揮発性メモリMRAMの現状と将来展望(先端CMOSデバイス・プロセス技術(IEDM特集))